DOWNLOAD Panasonic KX-TDA30UA Service Manual ↓ Size: 3.28 MB | Pages: 127 in PDF or view online for FREE

Model
KX-TDA30UA
Pages
127
Size
3.28 MB
Type
PDF
Document
Service Manual
Brand
Device
PBX / HYBRID IP-PBX
File
kx-tda30ua.pdf
Date

Panasonic KX-TDA30UA Service Manual ▷ View online

10.1.4. Circuit Description
10.1.4.1. Outline of Block Description
    
·
    
CPU block
Operates the main unit control. Also operates various controls, generation of select signal, DMA control and serial port control.
This contains the built-in clock function.
    
·
    
ASIC block
Provides the communication between each optional service card, call control (TSW function), conference call, tone generation
and gain control function.
    
·
    
Memory block
This is a work area used for the main unit control program storage, the system boot program storage, or the user configuration
data storage.
    
·
    
USB block
Provides the USB I/F function. Connects to the PC to be used for PC programming or system data load/store.
    
·
    
SD card block
Provides the SD card I/F function and loads the main unit program and the system data from the SD card containing the main
unit control program.
    
·
    
MOH/PAGER block
Provides the external music on hold input, and the external paging output port.
    
·
    
Power supply block
Consists of DC/DC converter circuit and various regulators.
    
·
    
Digital Super Hybrid ports block
This provides four extension ports for DPT, APT and SLT.
10.1.4.2. Detail of Block Description
    
·
    
CPU block
Configuration: IC101 (CPU), IC108 (reset IC), IC103 (spread clock IC), X103 (CPU source clock), X102 (clocking clock) etc.
Function: (IC101)
Generates the select signal in accordance with the memory map and operates read/write of data between each peripheral.
Controls the DMA transfer between USB I/F or built-in serial controller and memory.
Operates input/output control of each I/O signal in accordance with the program.
Contains the built-in clock function (battery backup) with the source clock X102 (32.768 kHz).
(IC108)
Monitoring the power voltage, it generates a reset signal when the voltage drops under the constant value (2.9Vtyp) or when
the reset switch is pressed down.
(IC103)
To reduce unnecessary radiation, it generates the clock with the constant blurring mainly X103 clock output (16.384 MHz).
Description of the Signal on Main board
Signal Name
Functions
+40V
+40V DC for Digital Super Hybrid Ports
+15V
For Circuit +15V DC MOH
+9V
For Driver IC +9V DC RS-232C
-9V
For Driver IC -9V DC RS-232C
+5V
For receiver IC +5V DC RS-232C
+5VPT
For PT I/F circuit
+3.3VB
+3.3V DC
Battery backup
For SRAM (IC203, IC205) backup
+3.3V
For I/O +3.3V DC
1.8VB
+1.9V DC
Battery backup
For clock function of CPU (IC101)
1.8V
For Core +1.8V DC CPU (IC101)
A[0]-A[25]
Address bus
nAC_ALM
AC alarm signal: Indicates AC voltage cutoff. (L: Alarm condition)
nBACK
Bus Acknowledge: Indicates Bus Acknowledge.
nBATT
Indicates whether external battery is connected or not. L: Connected
nBAT_ALM
Battery Alarm Signal: Indicates the declined voltage of lithium battery. (L: Alarm condition)
21
KX-TDA30UA
Signal Name
Functions
nBREQ
Bus Request: Bus request signal
nBS
Bus Cycle Start: Bus cycle start signal
nCASL
Lower Byte Address Column Address Strobe: CAS signal for SDRAM
nCASU
Upper Byte Address Column Address Strobe: CAS signal for SDRAM
CH_SEL[0]
Synchronous Signal for CODEC (For MOH/EPG)
CH_SEL[1]
Reserve
CH_SEL[2]
Synchronous Signal for CODEC (For RMT)
CKE
Clock Enable: CKE signal for SDRAM
CKIO
Clock I/O Terminal: For bus clock of SDRAM (IC209, IC210) and ASIC (IC102) CPU (IC101) outputs the clock of four
times frequency as Source clock (16.384MHz).
nCS0
Chip Select 0: Chip select signal for flash memory
nCS2
Chip Select 2: Chip select signal for the expanded SDRAM (Future Option, Reserve at present.)
nCS3
Chip Select 3: Chip select signal for SDRAM
nCS4
Chip Select 4: Chip select signal for SRAM
nCS5
Chip Select 5: Chip select signal for ASIC
nCS6
Chip Select 6: Chip select signal for USB I/F and SD card I/F
nCS_FLASH0
Chip Select for Flash memory 0: CS signal for IC207
nCS_FLASH1
Reserve
nCS_SDB0
Chip Select for Sd card I/F
nCS_SDB1
Reserve
nCS_SRAM0
Chip Select for SRAM 0: CS signal for IC203
nCS_SRAM1
Chip Select for SRAM 1: CS signal for IC205
nCS_USB
Chip Select for USB I/F
nCTS2
Clear To Send from RS-232C connector
CTS_RMT
Clear to Send: Flow signal for modem
CT_C8
Clock 8.192MHz clock outputted from PLL master
CT_D[0] -[7]
CT Data Bus: Two-way serial data bus to which the drive from any card is possible in the system.
CT_FRAME
Frame Signal: 8KHz frame signal outputted from the master
CT_NETREF
Backup Synchronous Signal (MAX 2MHz) 8KHz signal output from slave etc.
C_CS[0]
Chip Select For RMT
D[0] -D[31]
Data Bus
nDACK0-1
DMA Acknowledge: For USB I/F
DCD2
Data Carrier Detect
DCLK_RMT
Codec Clock (8MHz): For RMT
nDC_ALM
DC ALARM:DC alarm signal; Indicates the declined DC voltage. (L: Alarm condition)
DIN_RMT
Codec Data Input: For RMT
DOUT_RMT
Codec Data Output: For RMT
DQMLL (nWE0)
DQMLU (nWE1)
DQMUL (nWE2)
DQMUU (nWE3)
Data Input/Output Mask (Write Enable): DQM signal for SDRAM and WE signal for each memory IC and ASIC
nDREQ0-1
DMA Request: For USB I/F
DSR2
Data Set Ready from RS-232C connector
DSR_RMT
Data Set Ready from RS-232C connector
DTR2
Data Terminal Ready to RS-232C connector
EC_AD[0] -[15]
Address of EC Synchronous Bus, Data Bus (4MHz)
EC_nCBE[1]-[0]
EC Bus Command/Byte Enable: The initiator drives as bus command in the address phase and as byte enable in the
data phase.
EC_nCDET
EC Line Card Detection Signal Asynchronous interrupting signal
EC_CLK
Clock of EC Synchronous Bus (8MHz) All EC bus signals except nRESET/EC_INT operates in sync with this signal.
EC_nFRAME
EC Cycle Frame Signal: Indicates the drive by initiator and the execution of ECI bus cycle.
EC_nINT
EC Interrupting Signal: Be asserted when slave interrupt occurs.
EC_PAR
Parity Bit of EC Synchronous Bus: Drive by applying even parity to AD[15:0] and CBE[1:0]. (4MHz)
EC_nPERR
EC Parity Error: Flag indicating error status by parity flag
EC_nRST
EC Reset Input: System reset input signal
EC_nSTOP
EC Bus Stop Signal: Be asserted when target requests transaction halt to initiator.
EC_nTRDY
EC Target Ready Signal: Indicates the drive by target and the possible data transfer.
nFAN_ALM
Reserve
FSEL0
Signal which switches the Flash Memory address of the MEX card. FSEL0 is set by hard jumper. L: The number of
Flash Memory chips on the MPR is 1pc. H: The number is 2pcs.
GAIN0-1
Gain: Gain adjustment signal for the RMT card (Reserve)
HALT
Alerts the occurrence of the declined DC voltage to line card. H: Active L: Normal
nINIT
System Initialization Switch Input: L: At system initialization, H: At normal start-up
nIRQ_ASIC
Interrupt Request from ASIC: Indicates ASIC requests interrupt.
nIRQ_SDB
Interrupt Request from SD card I/F: Indicates SD card I/F requests interrupt.
nIRQ_USB
Interrupt Request from USB I/F: Indicates USB I/F requests interrupt.
LA[1] -[16]
Address bus
nLB
Lower Byte Select: Indicates Lower byte select signal of SRAM
22
KX-TDA30UA
Signal Name
Functions
LD[0] -[15]
Data Bus
LDHW[1] -[0]
Down Highway: Data output terminal connected to codec etc. as down data signal of local highway
nLEDALM
Alarm display L: On
nLEDRUN
RUN display L: On
nLOS
Loss of synchronous signal: Reserve at present
LHWCLK[0]
Highway Clock Signal (8MHz): Bit clock of local highway and selectable among 2.048 / 4.096 / 8.192MHz.
LUHW[1] -[0]
Up Highway: Data input terminal connected to codec etc. as up data signal of local highway.
MASTER/nS
Reserve
MD0-2
Mode Control Terminal: Clock operation mode of CPU is set.MD2: L, MD1: L, MD0: H Fixed
MELODYSEL
Melody IC Tune Name Select L: Ju te veux H: Minuet
MEX_MODE[0] -[3]
Information Bit to know the memory mounting capacity etc. of MEX card. Reserve at present.
MOHSEL
Switching Signal between internal hold sound source and external hold sound H: Internal L: External
Mu/nA
Switching Signal of Sound Compression Law H: Mu-Law, L: A-Law
DIPSW[0] -[1]
DIPSW[3] -[7]
DIPSW[2]
Reserved
Reserved
Always ‘L’ (Cache ON)
nPRS_MEX
Press MEX: Information of MEX Card Attachment L: Attached, H: Not attached
nPRS_RMT
Press RMT: Information of RMT Card Attachment L: Attached, H: Not attached
nPRS_SDB
Press SD card: Information of SD Card Attachment L: Attached, H: Not attached
nRAS3L
Lower Byte Address Row Address Strobe: RAS signal for SDRAM
nRAS3U
Upper Byte Address Row Address Strobe: RAS signal for SDRAM
nRD
Read: USB I/F, SD card I/F, ASIC, SRAM, Read signal for flash memory
RD/nWR
Read/nWrite : Read/Write signal for SDRAM
nRESOUT
Reset Out: Reset from CPU (IC101) to each card
nRESET
Reset: Power-on reset signal
nRESETM
Manual Reset: Manual reset request signal for CPU
RINGER
Ringer Signal: Outputs square-wave of 16Hz/20Hz/25Hz as source signal of ringer
RING_SYNC
Trigger Signal of Ringer Signal generation timing to each internal line card
nRTS2
Request To Send to RS-232C connector
RTS_RMT
Request to Send: Flow signal for modem
RXD2
Receive Data from RS-232C connector
RXD_RMT
Serial Data Output Terminal: ASIC
SDCD
SD Card Detect Input
SDCLK
SD Card Clock Out
SDCMD
SD Command
SDDAT0-3
SD Card Data
SDWP
SD Card Write Protect Input
SHW_CLK
Intersystem Highway Clock Signal (4MHz) Bit clock of intersystem highway and selectable between
256KHz/512KHz/1.024MHz/2.048MHz/4.096MHz.
SHW_FH
Intersystem Highway Synchronous Signal (8KHz) 8KHz frame synchronous signal of intersystem highway
TXD2
Transmit Data to RS-232C connector
TXD_RMT
Serial Data Input Terminal: Data receiving terminal from RMT to UART in the ASIC
nUB
Upper Byte Select: SRAM
USB_D+
USB Data +
USB_D-
USB Data -
VBUS
Bit indicating power source is supplied to USB bus [Host (PC etc.) is connected.] H: Host connected L: Host not
connected
VREF
Reference Voltage for MOH Circuit Intermediate potential of +15V
nWAIT
Wait: Hardware wait request signal for bus timing between CPU and ASIC
WDTCLR
Reserve
nWE
Write Enable: WE signal of SRAM
    
·
    
ASIC block
Configuration: IC102 (ASIC), IC111, X103 and so on.
Function: (IC102)
This functions as the bus master of EC bus (synchronous bus with 16 bit width, transmission rate max.10Mbps).
Communicates with ASIC mounted to each option card via EC bus and controls the option card.
Controls CT bus (HW clock 8.192MHz, 8 highway, 128 timeslot) for TSW function.
(The detailed description of TSW will be added later.)
Controls the conference call for 3 people x 10 parties ~ 8 people x 4 party.
Generates single and DTMF tone in any highway and timeslot.
Provides the digital gain control function by data conversion.
Provides some I/O ports for CODEC channel pulse generation, modem encoding rule setting and music on hold switching
and is controlled by CPU.
23
KX-TDA30UA
    
·
    
Memory block
Configuration: IC203, IC205 (SRAM), IC207 (FlashROM), IC209, IC210 (SDRAM), IC204, IC212, IC216 (logic IC) and so
on.
Function: (IC203, IC205)
Saves the user configuration data (such as key assign data per PT).
This memory is backed up by battery.
(IC207)
Saves the system boot program and (some of) the system data.
(IC209, IC210)
The main program is loaded from the SD card on the system start-up.
Used as the program area and the CPU work area after start-up.
Makes a direct bus connection to CPU due to high-speed action (bus clock 66MHz).
(IC204, IC212, IC216)
Generates each memory select signal from the memory area select signal and upper address. Generates the write signal
and upper/lower byte select signal.
    
·
    
USB block
Configuration: IC302 (USB I/F), X301 (source clock: 12.000MHz), CN305 (USB connector) etc.
Function: Connects to the USB host system (mainly PC) via CN305 (B type connector) as a USB device and makes data
transfer by max.11Mbps. DMA function of CPU is utilized to transfer the data.
    
·
    
SD card block
Configuration: IC303 (SD card I/F), IC312, X302 (20MHz), CN302 (SD card connector) and so on.
Function: Loads the main program and the system data from the SD card connected to CN302 by 10Mbps. Restores the
system data periodically.
    
·
    
MOHPAGER block
Configuration: IC305 (CODEC), IC309 (OP Amp), IC306 (Melody IC), Q301,Q302, Q303 (transistor), JK301, JK302 (pin
jack) etc.
Function: The external music on hold is input from JK302 and is A/D converted in IC305 via AGC (Auto Gain Control) circuit,
which consists of IC309, Q302, Q303 and other CR, and then is connected to the call line HW.
The external music on-hold and IC306 is exclusively connected to IC305 input (by software control).
The various tones & DTMF tone and the voice data generated in IC102 (ASIC) are made D/A conversion in IC305. They are
output via JK301 respectively.
    
·
    
RS-232C block
Configuration: IC307 (driver), IC308 (Receiver), CN303 (connector) and so on.
IC307 powered from +9.4V and -9.4V source, sends serial data received from CPU, and converts its singnal level to ±9.4V
rail to rail. IC308 powered from +5V source, receives serial data from PC and Printer, and converts its signal level to CPU
logical level (0 to +5V).
24
KX-TDA30UA
Page of 127
Display

Click on the first or last page to see other KX-TDA30UA service manuals if exist.