DOWNLOAD Panasonic Z8 / Chassis Service Manual ↓ Size: 1.18 MB | Pages: 47 in PDF or view online for FREE

Model
Z8 Chassis
Pages
47
Size
1.18 MB
Type
PDF
Document
Service Manual / Other
Brand
Device
TV / Z8
File
z8-chassis.pdf
Date

Panasonic Z8 / Chassis Service Manual / Other ▷ View online

3DQDVRQLF
4.5. Video Signal Processing
General
The UOC IC IC601 carries out all the necessary
control operations required for video and audio
processing.
On stereo models, the VIF signal is fed from the tuner
via the IF stage (discussed in section 4.3.1.) pins 23
and 24. Here the VIF signal is fed to the first
processing
stage
of
IC601,
which
provides
amplification, demodulation and filtering, with the
resultant VIF signal being output via pin 38.
The SIF signal however, is input via pins 28 and 29,
the processing of which is discussed in section 4.3.2.
On mono models, the VIF / SIF signals are again fed
from the tuner via the IF stage. The IF signals are both
input via pins 23 and 24 to the first processing stage,
which again provides amplification, demodulation
and filtering. Here the VIF and SIF signals follow
different processing paths, which results in the VIF
signal again being output via pin 38, and the SIF
signal being fed to the internal audio processing stage
of IC601 discussed in section 4.7.
3DQDVRQLF
4.6. Video Processing
The VIF signal fed from the first stage of IC601 is
output via pin 38, as mentioned in the previous
section.
At the output of pin 38, the VIF signal is fed back to
transistor Q601 where the VIF signal is buffered and
fed via a sound trap. This sound trap which is model
dependant, may consist of L601, X602, X603, L603
and X604. The VIF signal is then fed to buffer
transistor Q602 and is output at the emitter. Here the
video signal is split into two paths.
:
The first path sees the video signal being fed via
the buffer transistor Q3104, to pin 19 of the AV
21 pin scart terminal.
:
The second path from the emitter of Q602 feeds
the video signal back to IC601, where the signal
is input via pin 40.
The video signal which is input via pin 40 is fed to the
internal stages consisting of a video switch, video
ident and filters. The video switch of this stage is used
to select between following signals:
:
RF video input via pin 40 as already discussed.
:
Video input via pin 42, this video signal being
input via either the RCA video (located at the
front of the TV) or pin 20 of the AV 21 pin scart
terminal.
The selected video signal is then fed to the video ident
stage, which is used to detect the presence of a video
signal input via either pin 40 or 42. Where a video
signal is present at the input of IC601, internal
synchronisation using the video signal occurs.
However, where the absence of a video signal is
detected,
then
synchronisation
is
internally
generated.
The selected video signal is also fed via the video
filters which produce luminance and chrominance
signals that follow separate processing paths.
4.6.1. Luminance Processing
The luminance signal is now fed via a delay line,
which
compensates
for
the
processing
time
difference between the luma and chroma signals. The
luma signal is fed via a peaking circuit and a black
stretch correction stage, which provide black level
correction. The luma signal is then fed to the RGB
processing stage.
4.6.2. PAL Chrominance Processing
To process chroma signals, the output from the video
switching circuit is fed to the colour decoder stage.
Here the chroma signals are demodulated with the
resultant U/V signals being fed to the following
baseband delay line, which ensures the chrominance
and luminance signals are at the same timing.
The U/V signals are then fed to the RGB processing
stage.
Timing and synchronisation of the colour decoder
processing stage is achieved by using a 12MHz clock
signal fed from an internal reference oscillator of the
microcontroller stage. During SECAM processing,
this timing and synchronisation of the colour decoder
stage is achieved using the 12MHz clock and is set by
C604, located at pin 13 of IC601.
4.6.3. RGB Processing Stage
The luminance and chrominance signals fed from the
previously discussed processing stage are fed to a
switching circuit within the RGB processing stage.
Here at this switching circuit, the RGB and fast
blanking signals input via the AV 21 pin scart terminal
(JK3102) pins 15, 11 and 7 respectively, are fed to
IC601 pins 46, 47 and 48 with the blanking signal
being input via pin 45.
The signals fed to the switching circuit are firstly fed
via and RGB to YUV converter. From here the newly
converted YUV signals are then fed to the YUV
switching circuit.
This YUV switching circuit which is controlled by the
fast blanking pulse input via pin 45, is used to select
between the internally processed luminance and
chrominance signals and newly converted YUV
signals.
The selected signals being fed via a saturation control
stage are then converted to RGB. The RGB signal is
then fed to the RGB stage of IC601.
4.6.4. RGB Output Stage
In this final processing stage of IC601 the RGB
signals from the RGB processing stage and the RGB
from the text / OSD generator (discussed in section
4.9.1.) are fed to a switching circuit. The selected
RGB signal is then fed via the contrast and brightness
control stages, which are also controlled by the Beam
Current Limit (BCL) information input via pin 49 of
IC601, as well as information fed from the CATS Eye
circuit.
The RGB signal is then fed via the RGB output
amplifiers, which are controlled by the leakage and
cutoff currents (discussed in section 8.1.1.) fed back
from the colour output stage to IC601 via pin 49.
The RGB signal is then finally output from IC601 via
pins 51 (R), 52 (G) and 53 (B). The RGB signal is then
fed to connector E8 where this signal is fed to the
Y-Board and the colour output stage.
3DQDVRQLF
4.7. Audio Signal Processing
As already mentioned in section 4.3.2. the SIF signal
fed from the tuner follows a number of different paths
dependant upon the model and UOC IC IC601
(TDA9350/60/80 series).
4.7.1. Stereo Models
The SIF signal input via pins 28 and 29 of IC601 are
processed internally, with the signal being fed via a
Quasi Stereo Sound (QSS) mixer and bandpass filter
which is used to produce a QSS IF output at pin 35
of IC601.
This QSS IF signal is then fed via transistors Q2004
/ Q2003 to the MSP3415D pin 47 of IC2001
(described in section 10.).
4.7.2. Mono models
On mono models the UOC IC IC601 internal
processing differs from that used by the stereo
versions of the UOC IC.
The SIF signal fed from the tuner is input via pins 23
and 24. Here the SIF signal which is fed via the first
processing stage, provides amplification and filtering
using an internal bandpass filter.
The SIF signal is then fed via the following
demodulator stage to the audio switch and Automatic
Volume Level (AVL) control stage. Also input directly
to this stage via pin 35 of IC601 is the audio signal
input via either the 21 pin scart terminal or the RCA
terminal.
Here these signals are fed to a selection switch where
the selected audio signal is then fed to the AVL control
stage, this feature being model dependant.
The AVL control stage is used to automatically
stabilise the audio signal output to a set level,
reducing the effects of varying audio levels which
occur between different programmes.
The audio signal is then output via pin 44 of IC601,
where the signal is then fed to the audio output IC
IC251.
The audio signal output via pin 28 of IC601 to
transistors Q3101 and Q3102 where the signal is
amplified and buffered before being fed to pins 1 and
3 of the 21 pin scart terminal.
3DQDVRQLF
4.8. SECAM Audio Signal Processing
4.8.1. Stereo Models
On SECAM stereo models, the SIF signal is input via
pins 28 and 29 where the processing mentioned in
section 4.4.2. is performed. This results in a QSS IF
signal being output via pin 35. This signal being fed
via transistors Q2004 and Q2003 to the MSP3415D
pin 47 of IC2001 (discussed in section 10.).
Where an AM audio signal is required for further
sound processing, the SIF signal is passed through
an AM demodulator and output via pin 44. This signal
being fed to the MSP3415D pin 44 of IC2001
(discussed in section 10.).
4.8.2. Mono Models
On SECAM mono models, an FM modulated SIF
signal fed from the tuner is also input via pins 23 and
24 (mentioned in section 4.4.).
However, where an AM modulated SIF signal is
received, this signal is fed to an additional IC in the
form of IC201 (TDA9830), discussed in section 12.1.
This IC is required to demodulate the AM signal as the
mono version of the UOC IC IC601 does not contain
an AM demodulator stage.
This AM signal which is output from X201 is fed to
IC201 pins 1 and 16. The resultant signal is output at
pin 8 and fed via emitter follower transistor Q208. This
AM SIF signal is then split into two paths as discussed
in section 4.4.2, with one path feeding the AM audio
signal to pin 28 of IC601.
Here the audio signal undergoes the processing
discussed in section 4.7.2. which results in the audio
signal being fed via the Automatic Volume Level
(AVL) control stage.
The audio signal is then output via pin 44 of IC601,
where the audio signal is fed to the audio output IC
IC251. The audio signal which is output from the 21
pin scart terminal is fed from IC201 via transistors
Q3101 and Q3102.
It should be noted that pin 28 of IC601 has two
functions depending on the signal being processed.
Where SECAM signals are being processed, pin 28
is an input for the AM SIF signal fed from IC201.
For PAL / NTSC operation, pin 28 is an output which
allows the audio signal to be fed to the 21 pin scart
terminal.
Page of 47
Display

Click on the first or last page to see other Z8 / Chassis service manuals if exist.