DOWNLOAD Harman Kardon HK 990 (serv.man2) Service Manual ↓ Size: 2.93 MB | Pages: 121 in PDF or view online for FREE

Model
HK 990 (serv.man2)
Pages
121
Size
2.93 MB
Type
PDF
Document
Service Manual
Brand
Device
Audio
File
hk-990-sm2.pdf
Date

Harman Kardon HK 990 (serv.man2) Service Manual ▷ View online

ASAHI KASEI 
 
[AK4683] 
MS0427-E-01  
2005/11 
GENERAL DESCRIPTION 
The AK4683 is a single chip CODEC that includes two channels of ADC and four channels of DAC. The ADC 
outputs 24bit data and the DAC accepts up to 24bit input data. The ADC has the Enhanced Dual Bit 
architecture with wide dynamic range. The DAC introduces the new developed Advanced Multi-Bit 
architecture, and achieves wider dynamic range and lower outband noise. The also has digital audio receiver 
(DIR) and transmitter (DIT) compatible with 192kHz, 24bits. The DIR can automatically detect a Non-PCM bit 
stream such as Dolby Digital (AC-3)*. 
The AK4683 has a dynamic range of 100dB for ADC, 106dB for DAC and is well suited for digital TV and 
home theater system.   
* Dolby Digital (AC-3) is a trademark of Dolby Laboratories. 
FEATURES 
† ADC/DAC part 
† Asynchronous ADC/DAC Operation 
† 6:1 Input Selector with Pre-amp 
† 2ch 24bit ADC 
- 64x Oversampling 
- Sampling Rate up to 96kHz 
- Linear Phase Digital Anti-Alias Filter 
- Single-Ended Input 
- S/(N+D): 90dB 
- Dynamic Range, S/N: 100dB 
- Digital HPF for Offset Cancellation 
- Channel Independent Digital Volume (+24/-103dB, 0.5dB/step) 
- Soft Mute 
- Overflow Flag 
† 4ch 24bit DAC 
- 128x Oversampling 
- Sampling Rate up to 192kHz 
- 24bit 8 times Digital Filter 
- Single-Ended Outputs 
- S/(N+D): 90dB 
- Dynamic Range, S/N: 106dB 
- Channel Independent Digital Volume (+12/-115dB, 0.5dB/step) 
- Soft Mute 
- De-emphasis Filter (32kHz, 44.1kHz, 48kHz) 
- Zero Detect Function 
† Stereo Headphone Amp with Volume   
- 50mW at 16ohm 
Click-noise free at Power on/off
† High Jitter Tolerance
Asynchronous Multi-Channel Audio CODEC with DIR/T
AK4683
6
3
ASAHI KASEI 
 
[AK4683] 
MS0427-E-01  
2005/11 
„ Ordering Guide
AK4683EQ    -20 
a +85qC            64pin LQFP (0.5mm pitch) 
AKD4683     Evaluation Board for AK4683 
„ Pin Layout
PVDD
1
RX0
2
I2C
3
RX1
4
RX2
5
RX3
6
INT
7
VOUT
8
CDTO
9
LRCKB
10
BICKB
11
SDTOB
12
OLRCKA
13
ILRCKA
14
BICKA
15
SDTOA
16
64 
R
63 
PV
SS
 
62
RI
N6 
61
LI
N6 
60
RI
N5 
59
LIN
58
RI
N4 
57
LIN
56
RI
N3 
55
LI
N3 
54
RI
N2 
53
LI
N2 
52
RI
N1 
51
LIN
50
A
V
DD1 
49
17 
MC
KO
18 
TVD
D
19
DV
S
S
20
DV
DD
21
XTI
22
XT
O
23
T
X
24
MC
L
K
2
25
PD
N
26
CDTI
27
CCL
K
28
CS
N
29
SDTI
A
1
30
SDTI
A
2
31
SDTI
A
3
32
SD
TI
B
RISEL 
48 
ROPIN 
47 
LOPIN 
46 
LISEL 
45 
AVSS2 
44 
AVDD2 
43 
VCOM 
42 
ROUT2 
41 
LOUT2 
40 
ROUT2 
39 
LOUT2 
38 
MUTET 
37 
HPL 
36 
HPR 
35 
HVSS 
34 
HVDD 
33 
AK4683EQ
Top View 
A
V
SS1
 
„ Compatibility with AK4588 
Functions AK4588 
AK4683 
DAC, ADC Asynchronous operation 
NOT Available 
Available 
DAC ch# 
8ch 
4ch 
HP-Amp -  2ch 
ADC Input selector 
6:1 
6
4
ASAHI KASEI 
 
[AK4683] 
MS0427-E-01  
2005/11 
PIN/FUNCTION 
No. Pin 
Name  I/O 
Function 
1 PVDD 
- PLL Power supply Pin, 4.5V
a5.5V 
RX0 
Receiver Channel 0 Pin (Internal biased pin. Internally biased at PVDD/2) 
3 I2C 
Control Mode Select Pin. 
“L”: 4-wire Serial, “H”: I
2
C Bus 
RX1 
Receiver Channel 1 Pin   
RX2 
Receiver Channel 2 Pin   
RX3 
Receiver Channel 3 Pin   
7 INT 
O Interrupt 
Pin 
VOUT 
V-bit Output Pin for Receiver Input 
DZF O 
Zero Input Detect Pin   
When the input data of DAC follow total 8192 LRCK cycles with “0” input data, this 
pin goes to “H”. And when RSTN1 bit is “0”, PWDA bit is “0”, this pin goes to “H”. 
8
OVF O 
Analog Input Overflow Detect Pin 
This pin goes to “H” if the analog input of Lch or Rch overflows. 
CDTO 
Control Data Output Pin in Serial Mode and I2C pin = “L”. 
10 
LRCKB 
I/O 
Channel Clock B Pin 
11 
BICKB 
I/O 
Audio Serial Data Clock B Pin   
12 
SDTOB 
Audio Serial Data Output B Pin   
13 
OLRCKA 
I/O 
Output Channel Clock A Pin 
14 
ILRCKA 
I/O 
Input Channel Clock A Pin 
15 
BICKA 
I/O 
Audio Serial Data Clock A Pin 
16 
SDTOA 
Audio Serial Data Output A Pin   
17 
MCKO 
Master Clock Output Pin 
18 TVDD 
-  Output Buffer Power Supply Pin, 2.7V
a5.5V 
19 
DVSS 
Digital Ground Pin, 0V 
20
DVDD - 
Digital Power Supply Pin, 4.5V
a5.5V 
21 
XTI 
X'tal Input Pin 
22 
XTO 
X'tal Output Pin 
23 TX 
Transmit Channel Output pin 
When DIT bit = “0”, RX0~3 Through. 
When DIT bit = “1”, Internal DIT Output. 
24 
MCLK2 
Master Clock Input Pin 
25 PDN 
Power-Down Mode & Reset Pin 
When “L”, the AK4683 is powered-down, all registers are reset. And then all digital 
output pins go “L”. The AK4683 must be reset once upon power-up. 
CDTI 
Control Data Input Pin in Serial Mode and I2C pin = “L”. 
26
SDA 
I/O 
Control Data Pin in Serial Mode and I2C pin = “H”. 
CCLK 
Control Data Clock Pin in Serial Mode and I2C pin = “L” 
27
SCL 
Control Data Clock Pin in Serial Mode and I2C pin = “H” 
CSN 
Chip Select Pin in Serial Mode and I2C pin = “L”. 
28
TEST 
This pin should be connected to DVSS in Serial Mode and I2C pin = “H”. 
29 
SDTIA1 
Audio Serial Data Input A1 Pin 
30 
SDTIA2 
Audio Serial Data Input A2 Pin 
31 
SDTIA3 
Audio Serial Data Input A3 Pin 
32 
SDTIB 
Audio Serial Data Input B Pin 
33
HVDD - 
HP Power Supply Pin, 4.5V
a5.5V 
34 
HVSS 
HP Ground Pin, 0V 
35 
HPR 
HP Rch Output Pin 
36 
HPL 
HP Lch Output Pin 
37 MUTET 
HP Common Voltage Output Pin 
1
PF capacitor should be connected to HVSS externally. 
6
5
ASAHI KASEI 
 
[AK4683] 
MS0427-E-01  
2005/11 
No. Pin 
Name  I/O 
Function 
38 
LOUT2 
DAC2 Lch Positive Analog Output Pin 
39 
ROUT2 
DAC2 Rch Positive Analog Output Pin 
40 
LOUT1 
DAC1 Lch Positive Analog Output Pin 
41 
ROUT1 
DAC1 Rch Positive Analog Output Pin 
42 VCOM 
DAC/ADC Common Voltage Output Pin 
2.2
PF capacitor should be connected to AVSS2 externally. 
43 AVDD2 
-  DAC Power Supply Pin, 4.5V
a5.5V 
44 AVSS2 
-  DAC 
Ground 
Pin, 
0V 
45 
LISEL 
Lch Feedback Resistor Output Pin 
46 
LOPIN 
Lch Feedback Resistor Input Pin. 0.5 x AVDD1. 
47 
ROPIN 
Rch Feedback Resistor Input Pin. 0.5 x AVDD1. 
48 
RISEL 
Rch Feedback Resistor Output Pin 
49 AVSS1 
-  ADC Ground Pin, 0V 
50 AVDD1 
-  ADC Power Supply Pin, 4.5V
a5.5V 
51 
LIN1 
Lch Input 1 Pin 
52 
RIN1 
Rch Input 1 Pin 
53 
LIN2 
Lch Input 2 Pin 
54 
RIN2 
Rch Input 2 Pin 
55 
LIN3 
Lch Input 3 Pin 
56 
RIN3 
Rch Input 3 Pin 
57 
LIN4 
Lch Input 4 Pin 
58 
RIN4 
Rch Input 4 Pin 
59 
LIN5 
Lch Input 5 Pin 
60 
RIN5 
Rch Input 5 Pin 
61 
LIN6 
Lch Input 6 Pin 
62 
RIN6 
Rch Input 6 Pin 
63 PVSS 
-  PLL 
Ground 
pin 
64 R 
External Resistor Pin 
12k
: +/-1% resistor should be connected to PVSS externally. 
Note: All input pins except internal biased pin (RX0) and analog input pins (LIN1-6, RIN1-6) should not be left 
floating. 
„ Handling of Unused Pin 
The unused I/O pins should be processed appropriately as below. 
Classification Pin 
Name 
Setting 
Analog 
RX0, LOUT1-2, ROUT1-2, LIN1-6, RIN1-6 
These pins should be open. 
INT, XTO, MCKO, VOUT/DZF/OVF, SDTOA-B, 
CDTO, TX 
These pins should be open. 
Digital 
RX1-3, CSN, CCLK, CDTI, XTI, MCLK2, 
OLRCKA, ILRCKA, BICKA, SDTIA1-3,   
LRCKB, BICKB, SDTIB 
These pins should be connected to DVSS. 
6
6
Page of 121
Display

Click on the first or last page to see other HK 990 (serv.man2) service manuals if exist.