DOWNLOAD Sharp MX-M1055 / MX-M1205 (serv.man3) Service Manual ↓ Size: 12.07 MB | Pages: 127 in PDF or view online for FREE

Model
MX-M1055 MX-M1205 (serv.man3)
Pages
127
Size
12.07 MB
Type
PDF
Document
Service Manual
Brand
Device
Copying Equipment / Circuit Diagram.
File
mx-m1055-mx-m1205-sm3.pdf
Date

Sharp MX-M1055 / MX-M1205 (serv.man3) Service Manual ▷ View online

MX-M1205  CIRCUIT DIAGRAM AND PARTS LAYOUT  2 –  22
3
3
2
2
1
1
D
C
B
A
‒‒‒‒
‶※⁂⁅⁉
PLD_LED2
PLD_LED0
PLD_LED1
PLD_LED0
PLD_LED3
PLD_LED2
PLD_LED1
PLD_LED3
LCD_DISP
SEG_E
SEG_DP
SEG_COMH
SEG_COML
SEG_D
SEG_A
SEG_C
SEG_G
SEG_F
SEG_B
PLD_DIPSW1
PLD_DIPSW2
PLD_GPIO148
PLD_GPIO144
SIO_PLTRST_N
SIO_PLTRST_N
DEBUG_N
BOARD_ON_N
BOARD_ON_N
DEBUG_N
DGND
3R3V_CPLDIO1
3R3V_CPLDIO2
DGND
DGND
DGND
DGND
RS_3R3V_ECO
RS_3R3V_ECO
DGND
DGND
DGND
DGND
DGND
V3P3L
RS_3R3V_ECO
DGND
RS_3R3V_ECO
DGND
DGND
ICH_LAD3
{52}
PLD_RAID_Y
{29}
PLD_RAID_B
{29}
PLD_RAID_A
{29}
PLD_RAID_C
{29}
ICH_LFRAME_N
{52}
ICH_LAD1
{52}
ICH_LAD0
{52}
ICH_LAD2
{52}
LCD_DISP_N
{42}
PLD_ACRE_INSERT
{16}
IDE_PLTRST_N {51}
PLD_SCU_RES_REQ
{43}
SOC_V1P05_PG {7}
SIO_33M_LPC_CLK
{9}
SIO_14M_CLK
{9}
ICH_LAD3
{52}
ICH_LFRAME_N
{52}
ICH_LAD1
{52}
ICH_LAD0
{52}
ICH_LAD2
{52}
CLK_RUN_N
{52}
ICH_SERIRQ
{51}
nREUS2_SYSRST
{34}
C1331
1000pF(B:50V)
R1565
0J
R1564
0J
R1620
1KJ
CP1277
C1370
10uF(2012:F:10V)
R1197
470J
CP1135
10K
47K
Q17
DTC014YUB
E
B
C
C1917
10uF(2012:F:10V)
C1330
0.1uF(B:10V)
C1336
1000pF(B:50V)
CP1130
D32
LTST-C190KGKT
A
K
C1289
0.1uF(B:10V)
CP1276
C1342
0.1uF(B:10V)
CP1115
C1344
0.1uF(B:10V)
CN51
BM30B-SHLDS-G-TFT
GND
1
V3P3L
2
V3P3L
3
SEG_A
4
SEG_B
5
SEG_C
6
SEG_D
7
SEG_E
8
SEG_F
9
SEG_G
10
SEG_DP
11
SEG1_COM
12
SEG2_COM
13
SIO_33M_LPC_CLK
14
ICH_LFRAME_N
16
LAD3
17
LAD2
18
LAD1
19
LAD0
20
ICH_SERIRQ
21
SIO_14M_CLK
22
BOAD_ON_N
23
V3P3S
25
V3P3S
26
GND
27
GND
28
GND
29
DEBUG_N
30
GND1
GND1
GND2
GND2
CLK_RUN_N
24
SIO_PLTRST_N
15
C374
10uF(2012:F:10V)
CP1088
CP1120
CP1123
CP1280
CP1089
CP1134
CP1092
EPM570F256C5_POLPRO
IC54E
VCCINT
VCCINT
VCCINT
VCCINT
VCCIO1
C1
VCCIO1
H6
VCCIO1
J6
VCCIO1
L8
VCCIO1
L9
VCCIO1
P1
VCCIO1
T3
VCCIO1
T14
VCCIO2
A3
VCCIO2
A14
VCCIO2
C16
VCCIO2
F8
VCCIO2
F9
VCCIO2
H11
VCCIO2
J11
VCCIO2
P16
TDI
TDO
TMS
TCK
GNDINT
GNDINT
GNDINT
GNDINT
GNDIO
A1
GNDIO
A16
GNDIO
B2
GNDIO
B15
GNDIO
G7
GNDIO
G8
GNDIO
G9
GNDIO
G10
GNDIO
K7
GNDIO
K8
GNDIO
K9
GNDIO
K10
GNDIO
R2
GNDIO
R15
GNDIO
T1
GNDIO
T16
R1563
0J
C1918
10uF(2012:F:10V)
R617
1J(1608)
D33
LTST-C190KGKT
A
K
R1193
1J(1608)
CP1279
R1198
470J
CP1118
R1200
470J
ON
SW4
CHS-02TB2
A1
1
A2
2
B1
4
B2
3
0
C5
1
B16
2
C15
3
D14
4
D15
5
D16
6
E14
7
E15
8
E16
9
F13
0
F14
1
F15
2
F16
3
G14
4
G15
5
G16
6
H14
7
H15
8
H16
9
J14
0
J15
1
J16
2
K14
3
K15
4
K16
5
L13
6
L14
7
L15
8
L16
9
M13
0
M14
1
M15
2
M16
3
N13
4
N14
5
N15
6
D5
7
P14
8
A10
9
B7
CP1119
CP1091
C1332
0.1uF(B:10V)
R1561
0J
CP1060
CP1028
CP1116
C1341
1000pF(B:50V)
C1288
0.1uF(B:10V)
CP1131
C1343
0.1uF(B:10V)
D30
LTST-C190KGKT
A
K
R1562
0J
C1369
1uF(1608:B:10V)
D31
LTST-C190KGKT
A
K
R607
4.7KJ
C373
1uF(1608:B:10V)
CP1094
C1337
0.1uF(B:10V)
CP1136
CP1133
R1194
470J
CP1132
CP1117
C1287
1000pF(B:50V)
CP1278
R1619
47KJ
CP1122
CP1095
CP1121
MX-M1205  CIRCUIT DIAGRAM AND PARTS LAYOUT  2 –  23
5
5
4
4
3
3
D
C
B
A
R1_DDR_AD0
R1_DDR_AD1
R1_DDR_AD2
R1_DDR_AD9
R1_DDR_AD10
R1_DDR_AD11
R1_DDR_AD3
R1_DDR_AD12
R1_DDR_AD4
R1_DDR_AD13
R1_DDR_AD5
R1_DDR_AD6
R1_DDR_AD7
R1_DDR_AD8
R1_DDR_BA1
R1_DDR_BA0
R1_DDR_BA2
R1_DDR_DM2
R1_DDR_DM6
R1_DDR_DM3
R1_DDR_DM4
R1_DDR_DM7
R1_DDR_DM0
R1_DDR_DQ53
R1_DDR_DQ51
R1_DDR_DQ48
R1_DDR_DQ52
R1_DDR_DQ50
R1_DDR_DQ55
R1_DDR_DQ49
R1_DDR_DQ18
R1_DDR_DQ16
R1_DDR_DQ21
R1_DDR_DQ19
R1_DDR_DQ20
R1_DDR_DQ23
R1_DDR_DQ22
R1_DDR_DQ17
R1_DDR_DQ56
R1_DDR_DQ63
R1_DDR_DQ60
R1_DDR_DQ59
R1_DDR_DQ58
R1_DDR_DQ57
R1_DDR_DQ62
R1_DDR_DQ61
R1_DDR_DQ3
R1_DDR_DQ7
R1_DDR_DQ6
R1_DDR_DQ2
R1_DDR_DQ5
R1_DDR_DQ0
R1_DDR_DQ4
R1_DDR_DQ1
R1_DDR_DQ9
R1_DDR_DQ15
R1_DDR_DQ8
R1_DDR_DQ13
R1_DDR_DQ10
R1_DDR_DQ54
R1_DDR_DQ14
R1_DDR_DM5
R1_DDR_DQ11
R1_DDR_DQ12
R1_DDR_DQ36
R1_DDR_DQ35
R1_DDR_DQ34
R1_DDR_DQ32
R1_DDR_DQ37
R1_DDR_DQ33
R1_DDR_DQ39
R1_DDR_DQ38
R1_DDR_DQ44
R1_DDR_DQ45
R1_DDR_DQ46
R1_DDR_DQ40
R1_DDR_DQ43
R1_DDR_DQ42
R1_DDR_DQ47
R1_DDR_DQ41
R1_DDR_DQ31
R1_DDR_DQ25
R1_DDR_DQ24
R1_DDR_DQ27
R1_DDR_DQ26
R1_DDR_DQ28
R1_DDR_DQ30
R1_DDR_DQ29
R1_DDR_DM1
R1_DDR_AD14
R1_DDR_AD15
R1_DDR_RESET_N_O
DGND
DGND
R1_0R75V_DDR_VREF1
DGND
R1_1R5V_ECO
DGND
R1_1R5V_ECO
DGND
R1_1R5V_ECO
DGND
R1_0R75V_DDR_VREF0
R1_1R5V_ECO
DGND
DGND
DGND
DGND
R1_DDR_AD[15:0]
{15}
R1_DDR_BA[2:0]
{15}
R1_DDR_CKE0
{15}
R1_DDR_CS0
{15}
R1_DDR_ODT0
{15}
R1_DDR_DM
R1_DDR_RAS
{15}
R1_DDR_CAS
{15}
R1_DDR_WE
{15}
R1_DDR_CK0P
{15}
R1_DDR_CK0N
{15}
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_DQ
R1_DDR_RESET_N
{15}
C1252
0.1uF(B:10V)
DDR I/F
REUS ASIC
IC46B
DDR_VREF3
F6
DDR_VREF2
J6
DDR_ODT1_IO
M2
DDR_ODT0_IO
M3
DDR_A13_IO
M4
DDR_CS_N0_IO
M5
DDR_ODT3_IO
N1
DDR_CS_N3_IO
N2
DDR_CAS_N_IO
N3
DDR_CS_N2_IO
N4
DDR_ODT2_IO
N5
DDR_CS_N1_IO
N6
DDR_WE_N_IO
P1
DDR_BA0_IO
P2
DDR_A10_IO
P3
DDR_RAS_N_IO
P4
DDR_BA1_IO
P5
DDR_CK1_IO
T1
DDR_CK_N1_IO
T2
DDR_CK_N3_IO
T4
DDR_CK3_IO
T5
DDR_VREF_CA
T7
DDR_CK_N0_IO
U1
DDR_CK0_IO
U2
DDR_CK2_IO
U4
DDR_CK_N2_IO
U5
DDR_A5_IO
W1
DDR_A3_IO
W2
DDR_A1_IO
W3
DDR_A2_IO
W4
DDR_A0_IO
W5
DDR_A12_IO
Y1
DDR_A9_IO
Y2
DDR_A8_IO
Y3
DDR_A4_IO
Y4
DDR_A7_IO
Y5
DDR_CKE2_IO
AA1
DDR_A14_IO
AA2
DDR_BA2_IO
AA3
DDR_A11_IO
AA4
DDR_A15_IO
AA5
DDR_A6_IO
AA6
DDR_CKE0_IO
AB2
DDR_CKE3_IO
AB3
DDR_CKE1_IO
AB4
DDR_RESET_N_IO
AB5
DDR_VREF1
AE6
DDR_VREF0
AH6
DDR_ZQ_IO
AN8
DDR_DQ56_IO
A4
DDR_DQ58_IO
A7
DDR_DQ55_IO
B2
DDR_DQ61_IO
B4
DDR_DQS_N7_IO
B5
DDR_DQ57_IO
B6
DDR_DQ59_IO
B7
DDR_DQ51_IO
C2
DDR_DQ50_IO
C3
DDR_DQS7_IO
C5
DDR_DDM7_IO
C6
DDR_DQ63_IO
C7
DDR_DQS6_IO
D1
DDR_DQS_N6_IO
D2
DDR_DDM6_IO
D3
DDR_DQ54_IO
D4
DDR_DQ60_IO
D6
DDR_DQ62_IO
D7
DDR_DQ49_IO
E2
DDR_DQ48_IO
E3
DDR_DQ53_IO
E4
DDR_DQ52_IO
E5
DDR_DQ47_IO
F2
DDR_DQ43_IO
F3
DDR_DQ46_IO
F4
DDR_DQ42_IO
G1
DDR_DDM5_IO
G2
DDR_DQS_N5_IO
G4
DDR_DQS5_IO
G5
DDR_DQ41_IO
H2
DDR_DQ40_IO
H3
DDR_DQ45_IO
H4
DDR_DQ44_IO
H5
DDR_DQ35_IO
J2
DDR_DQ34_IO
J3
DDR_DQ39_IO
J4
DDR_DQS4_IO
K1
DDR_DQS_N4_IO
K2
DDR_DDM4_IO
K4
DDR_DQ38_IO
K5
DDR_DQ33_IO
L2
DDR_DQ32_IO
L3
DDR_DQ37_IO
L4
DDR_DQ36_IO
L5
DDR_DQ26_IO
AC2
DDR_DQ27_IO
AC3
DDR_DQ30_IO
AC4
DDR_DQ31_IO
AC5
DDR_DQ29_IO
AD1
DDR_DDM3_IO
AD2
DDR_DQS3_IO
AD4
DDR_DQS_N3_IO
AD5
DDR_DQ24_IO
AE2
DDR_DQ25_IO
AE3
DDR_DQ28_IO
AE4
DDR_DQ18_IO
AF2
DDR_DQ19_IO
AF3
DDR_DQ22_IO
AF4
DDR_DQ23_IO
AF5
DDR_DQS_N2_IO
AG1
DDR_DQS2_IO
AG2
DDR_DDM2_IO
AG4
DDR_DQ21_IO
AG5
DDR_DQ16_IO
AH2
DDR_DQ17_IO
AH3
DDR_DQ20_IO
AH4
DDR_DQ10_IO
AJ2
DDR_DQ11_IO
AJ3
DDR_DQ14_IO
AJ4
DDR_DQ15_IO
AJ5
DDR_DQS_N1_IO
AK1
DDR_DQS1_IO
AK2
DDR_DDM1_IO
AK3
DDR_DQ13_IO
AK4
DDR_DQ7_IO
AK6
DDR_DQ6_IO
AK7
DDR_DQ8_IO
AL2
DDR_DQ9_IO
AL3
DDR_DQS0_IO
AL5
DDR_DDM0_IO
AL6
DDR_DQ5_IO
AL7
DDR_DQ12_IO
AM2
DDR_DQ3_IO
AM4
DDR_DQS_N0_IO
AM5
DDR_DQ1_IO
AM6
DDR_DQ0_IO
AM7
DDR_DQ2_IO
AN4
DDR_DQ4_IO
AN7
C1247
0.1uF(B:10V)
R1164
82F
C1484
10pF(CH:50V)
CP977
R1264
510J
R1139
82F
R1141
120F
C1203
0.1uF(B:10V)
R1140
82F
R1388
10KJ
R1165
82F
CP978
R1390
10KJ
R1391
10J
CP1031
C1199
0.1uF(B:10V)
C1488
10pF(CH:50V)
R1389
10KJ
C1481
10pF(CH:50V)
R1392
10J
MX-M1205  CIRCUIT DIAGRAM AND PARTS LAYOUT  2 –  24
3
3
2
2
1
1
D
C
B
A
0R75V_DDR_R1_VREF
DGND
DGND
DGND
DGND
DGND
DGND
R1_1R5V_ECO
0R75V_DDR_R1_VTT
DGND
RS_3R3V_ECO
5V_IN
DGND
DGND
R1_1R5V_ECO
DGND
R1_DDR_DM[7:0]
{15}
R1_DDR_DQS2P
{15}
R1_DDR_DQS2N
{15}
R1_DDR_DQS6N
{15}
R1_DDR_DQS6P
{15}
R1_DDR_DQS3P
{15}
R1_DDR_DQS3N
{15}
R1_DDR_DQS4N
{15}
R1_DDR_DQS4P
{15}
R1_DDR_DQS7N
{15}
R1_DDR_DQS7P
{15}
R1_DDR_DQS0P
{15}
R1_DDR_DQS0N
{15}
R1_DDR_DQS5N
{15}
R1_DDR_DQS5P
{15}
R1_DDR_DQS1P
{15}
R1_DDR_DQS1N
{15}
R1B_PD_RDDR_VTT_N
{11}
R1_DDR_DQ[63:0]
{15}
R1222
22J
CP1125
C1438
22uF(2012:B:6.3V)
C1419
1uF(1608:B:10V)
C1436
1uF(1608:B:10V)
C
1441
X_10U
F(
2012:
F:
10V)
CP1124
R1229
100J
CP1126
C1435
1000pF(B:50V)
C1418
0.1uF(B:10V)
C1417
10uF(2012:F:10V)
R1223
10KJ
C
1440
X_10U
F(
2012:
F:
10V)
C
1437
22uF(
2012:
B:
6.
3V)
CP1138
CP1137
IC93
MP2007DH
DDQ
1
VTT
2
GND
3
VTTSEN
4
VTTREF
8
EN
7
REF
6
VDRV
5
EPad
EP
C1420
0.1uF(B:10V)
C
1439
22uF(
2012:
B:
6.
3V)
MX-M1205  CIRCUIT DIAGRAM AND PARTS LAYOUT  2 –  25
5
5
4
4
3
3
D
C
B
A
‵›※⁂‣
35
‵›※⁂․
33
11
25
13
1
6
15
R1_DDR_DQ17
R1_DDR_D_DQ17
R1_DDR_DQ63
R1_DDR_D_DQ63
R1_DDR_DQ49
R1_DDR_D_DQ49
R1_DDR_DQ12
R1_DDR_D_DQ12
R1_DDR_DQ50
R1_DDR_D_DQ50
R1_DDR_DQ14
R1_DDR_D_DQ14
R1_DDR_DQ53
R1_DDR_D_DQ53
R1_DDR_DQ8
R1_DDR_D_DQ8
R1_DDR_DQ40
R1_DDR_D_DQ40
R1_DDR_DQ41
R1_DDR_D_DQ41
R1_DDR_D_DQS3N
R1_DDR_D_DQS3P
R1_DDR_DQ1
R1_DDR_D_DQ1
R1_DDR_DQ44
R1_DDR_D_DQ44
R1_DDR_D_DQ25
R1_DDR_D_DQ26
R1_DDR_D_DQ31
R1_DDR_D_DQ29
R1_DDR_D_DQ24
R1_DDR_D_DQ28
R1_DDR_D_DQ30
R1_DDR_D_DQ27
R1_DDR_DQ3
R1_DDR_D_DQ3
R1_DDR_D_DM2
R1_DDR_DQ45
R1_DDR_D_DQ45
R1_DDR_DQ29
R1_DDR_D_DQ29
R1_DDR_D_DQ7
R1_DDR_DQ7
R1_DDR_D_DQ32
R1_DDR_DQ32
R1_DDR_DQ24
R1_DDR_D_DQ24
R1_DDR_DQ20
R1_DDR_D_DQ20
R1_DDR_CAS
R1_DDR_RAS
R1_DDR_D_DQ59
R1_DDR_DQ59
R1_DDR_RESET_N
R1_DDR_AD1
R1_DDR_AD3
R1_DDR_AD1
R1_DDR_AD1
R1_DDR_AD2
R1_DDR_AD1
R1_DDR_AD9
R1_DDR_AD5
R1_DDR_AD8
R1_DDR_AD4
R1_DDR_AD7
R1_DDR_AD1
R1_DDR_AD1
R1_DDR_CKE
R1_DDR_ODT
R1_DDR_CS0
R1_DDR_DQ57
R1_DDR_D_DQ57
R1_DDR_BA1
R1_DDR_BA2
R1_DDR_BA0
R1_DDR_AD0
R1_DDR_AD6
R1_DDR_AD1
R1_DDR_WE
R1_DDR_DQ22
R1_DDR_D_DQ22
R1_DDR_D_DQS0N
R1_DDR_D_DQS0P
R1_DDR_D_DM0
R1_DDR_D_DQ1
R1_DDR_D_DQ2
R1_DDR_D_DQ7
R1_DDR_D_DQ5
R1_DDR_D_DQ0
R1_DDR_D_DQ4
R1_DDR_D_DQ6
R1_DDR_D_DQ3
R1_DDR_DQ55
R1_DDR_D_DQ55
R1_DDR_D_DQ30
R1_DDR_DQ30
R1_DDR_DQ18
R1_DDR_D_DQ18
R1_DDR_D_DQ58
R1_DDR_DQ58
R1_DDR_D_DQ35
R1_DDR_DQ35
R1_DDR_D_DQ43
R1_DDR_DQ43
R1_DDR_DQ52
R1_DDR_D_DQ52
R1_DDR_DQ16
R1_DDR_D_DQ16
R1_DDR_D_DQ37
R1_DDR_DQ37
R1_DDR_DQ10
R1_DDR_D_DQ10
R1_DDR_DQ28
R1_DDR_D_DQ28
R1_DDR_D_DQ38
R1_DDR_DQ38
R1_DDR_D_DQ56
R1_DDR_DQ56
R1_DDR_DQ13
R1_DDR_D_DQ13
R1_DDR_D_DQ46
R1_DDR_DQ46
R1_DDR_DQ54
R1_DDR_D_DQ54
R1_DDR_DQ34
R1_DDR_D_DQ34
R1_DDR_D_DQ25
R1_DDR_DQ25
R1_DDR_DQ36
R1_DDR_D_DQ36
R1_DDR_D_DQ47
R1_DDR_DQ47
R1_DDR_DQ2
R1_DDR_D_DQ2
R1_DDR_DQ21
R1_DDR_D_DQ21
R1_DDR_DQ23
R1_DDR_D_DQ23
R1_DDR_D_DQ33
R1_DDR_DQ33
R1_DDR_DQ48
R1_DDR_D_DQ48
R1_DDR_D_DQ27
R1_DDR_DQ27
R1_DDR_D_DQ62
R1_DDR_DQ62
R1_DDR_DQ9
R1_DDR_D_DQ9
R1_DDR_DQ51
R1_DDR_D_DQ51
R1_DDR_DQ15
R1_DDR_D_DQ15
R1_DDR_AD12
R1_DDR_RAS
R1_DDR_CAS
R1_DDR_WE
R1_DDR_BA0
R1_DDR_AD0
R1_DDR_AD6
R1_DDR_AD15
R1_DDR_AD3
R1_DDR_AD10
R1_DDR_AD13
R1_DDR_AD2
R1_DDR_AD1
R1_DDR_AD9
R1_DDR_AD5
R1_DDR_AD8
R1_DDR_AD4
R1_DDR_AD7
R1_DDR_AD14
R1_DDR_AD11
R1_DDR_DQ11
R1_DDR_D_DQ11
R1_DDR_CKE0
R1_DDR_ODT0
R1_DDR_CS0
R1_DDR_BA1
R1_DDR_BA2
R1_DDR_DQ42
R1_DDR_D_DQ42
R1_DDR_RESET_N
R1_DDR_DQ6
R1_DDR_D_DQ6
R1_DDR_D_DM3
R1_DDR_DQ5
R1_DDR_D_DQ5
R1_DDR_D_DQS2N
R1_DDR_D_DQS2P
R1_DDR_DQ31
R1_DDR_D_DQ31
R1_DDR_DQ0
R1_DDR_D_DQ0
R1_DDR_D_DQ17
R1_DDR_D_DQ18
R1_DDR_D_DQ23
R1_DDR_D_DQ21
R1_DDR_D_DQ16
R1_DDR_D_DQ20
R1_DDR_D_DQ22
R1_DDR_D_DQ19
R1_DDR_DQ26
R1_DDR_D_DQ26
R1_DDR_DQ4
R1_DDR_D_DQ4
R1_DDR_DQ39
R1_DDR_D_DQ39
R1_DDR_D_DQS1N
R1_DDR_D_DQS1P
R1_DDR_D_DM1
R1_DDR_D_DQ9
R1_DDR_D_DQ10
R1_DDR_D_DQ15
R1_DDR_D_DQ13
R1_DDR_D_DQ8
R1_DDR_D_DQ12
R1_DDR_D_DQ14
R1_DDR_D_DQ11
R1_DDR_DQ60
R1_DDR_D_DQ60
R1_DDR_DQ19
R1_DDR_D_DQ19
R1_DDR_DQ61
R1_DDR_D_DQ61
R1_DDR_AD5
R1_DDR_AD2
R1_DDR_BA2
R1_DDR_AD4
R1_DDR_AD1
R1_DDR_AD13
R1_DDR_BA1
R1_DDR_CKE0
R1_DDR_CAS
R1_DDR_AD10
R1_DDR_WE
R1_DDR_AD11
R1_DDR_ODT0
R1_DDR_CS0
R1_DDR_AD8
R1_DDR_AD3
R1_DDR_AD0
R1_DDR_RAS
R1_DDR_AD9
R1_DDR_AD6
R1_DDR_BA0
R1_DDR_CK0N
R1_DDR_CK0P
R1_DDR_RESET_N
R1_DDR_RESET_N
R1_DDR_DM5
R1_DDR_D_DQS4N
R1_DDR_D_DQS5N
R1_DDR_D_DQS5P
R1_DDR_D_DQS4P
R1_DDR_D_DQS6N
R1_DDR_D_DQS7P
R1_DDR_D_DQS7N
R1_DDR_D_DQS6P
R1_DDR_DM7
R1_DDR_DM6
R1_DDR_D_DQS0N
R1_DDR_DM1
R1_DDR_DM3
R1_DDR_DM2
R1_DDR_DM0
R1_DDR_DM4
R1_DDR_D_DM1
R1_DDR_D_DM2
R1_DDR_D_DM3
R1_DDR_D_DM4
R1_DDR_D_DM5
R1_DDR_D_DM6
R1_DDR_D_DM7
R1_DDR_D_DM0
R1_DDR_D_DQS1N
R1_DDR_D_DQS1P
R1_DDR_D_DQS0P
R1_DDR_D_DQS2N
R1_DDR_D_DQS3P
R1_DDR_D_DQS3N
R1_DDR_D_DQS2P
R1_CK0_TERM
R1_DDR_CK0P
R1_DDR_CK0N
R1_DDR_AD12
R1_DDR_AD7
R1_DDR_AD14
R1_DDR_AD15
DGND
R1_1R5V_ECO
DGND
DGND
R1_1R5V_ECO
DGND
DGND
R1_VREFCA2
R1_VREFDQ
2
R1_1R5V_ECO
DGND
DGND
DGND
R1_1R5V_ECO
DGND
DGND
R1_1R5V_ECO
DGND
DGND
R1_VREFCA1
R1_VREFDQ
1
DGND
DGND
R1_1R5V_ECO
R1_DDR_DQ[63:0]
{14}
R1_DDR_CK0P
{14}
R1_DDR_CK0N
{14}
R1_DDR_CK0N
{14}
R1_DDR_CAS
{14}
R1_DDR_ODT0
{14}
R1_DDR_WE
{14}
R1_DDR_CKE0
{14}
R1_DDR_CS0
{14}
R1_DDR_BA[2:0]
{14}
R1_DDR_RAS
{14}
R1_DDR_AD[15:0]
{14}
R1_DDR_DM[7:0]
{14}
R1_DDR_CK0P
{14}
R1_DDR_RESET_N
{14}
R1_DDR_DQS3N
{14}
R1_DDR_DQS3P
{14}
R1_DDR_DQS4N
{14}
R1_DDR_DQS4P
{14}
R1_DDR_DQS0N
{14}
R1_DDR_DQS0P
{14}
R1_DDR_DQS5N
{14}
R1_DDR_DQS5P
{14}
R1_DDR_DQS1N
{14}
R1_DDR_DQS1P
{14}
R1_DDR_DQS6N
{14}
R1_DDR_DQS6P
{14}
R1_DDR_DQS7N
{14}
R1_DDR_DQS7P
{14}
R1_DDR_DQS2N
{14}
R1_DDR_DQS2P
{14}
R1413
15J
C1572
CP1248
R1401
82F
R1393
240F
DDR3CHIP_2GBIT(X16)
IC97
DQU5
A3
DQU7
A4
DQU4
A8
VSS
A10
VSSQ
B2
VSS
B4
DQSU#
B8
DQU6
B9
VSSQ
B10
DQU3
C3
DQU1
C4
DQSU
C8
DQU2
C9
VSSQ
D2
DMU
D4
DQU0
D8
VSSQ
D9
VSS
E2
VSSQ
E3
DQL0
E4
DML
E8
VSSQ
E9
DQL2
F3
DQSL
F4
DQL1
F8
DQL3
F9
VSSQ
F10
VSSQ
G2
DQL6
G3
DQSL#
G4
VSS
G9
VSSQ
G10
VREFDQ
H2
DQL4
H4
DQL7
H8
DQL5
H9
NC
J2
VSS
J3
VSS
J9
NC
J10
NC
L2
NC
L10
VSS
M2
VREFCA
M9
VSS
M10
VSS
P2
VSS
P10
VSS
T2
NC(A14)
T8
VSS
T10
VDDQ
A2
VDDQ
A9
VDD
B3
VDDQ
C2
VDDQ
C10
VDDQ
D3
VDD
D10
VDDQ
E10
VDDQ
F2
VDD
G8
VDDQ
H3
VDDQ
H10
RAS#
J4
CK
J8
ODT
K2
VDD
K3
CAS#
K4
CK#
K8
VDD
K9
CKE
K10
CS#
L3
WE#
L4
A10/AP
L8
ZQ
L9
BA0
M3
BA2
M4
NC(A15)
M8
VDD
N2
A3
N3
A0
N4
A12/BC#
N8
BA1
N9
VDD
N10
A5
P3
A2
P4
A1
P8
A4
P9
VDD
R2
A7
R3
A9
R4
A11
R8
A6
R9
VDD
R10
RESET#
T3
A13
T4
A8
T9
R1431
15J
R1427
15J
C1605
0.1UF(B:10V)
C1587
0.1UF(B:10V)
C1589
0.1UF(B:10V)
C1619
47pF(CH:50V)
C1596
CP1256
BR54
15Jx4
8
1
7
2
6
3
5
4
R1429
15J
C1564
R1417
15J
DP27
DP1
R1433
15J
C1615
10UF(2012:F:10V)
BR45
15Jx4
8
1
7
2
6
3
5
4
DDR3CHIP_2GBIT(X16)
IC100
DQU5
A3
DQU7
A4
DQU4
A8
VSS
A10
VSSQ
B2
VSS
B4
DQSU#
B8
DQU6
B9
VSSQ
B10
DQU3
C3
DQU1
C4
DQSU
C8
DQU2
C9
VSSQ
D2
DMU
D4
DQU0
D8
VSSQ
D9
VSS
E2
VSSQ
E3
DQL0
E4
DML
E8
VSSQ
E9
DQL2
F3
DQSL
F4
DQL1
F8
DQL3
F9
VSSQ
F10
VSSQ
G2
DQL6
G3
DQSL#
G4
VSS
G9
VSSQ
G10
VREFDQ
H2
DQL4
H4
DQL7
H8
DQL5
H9
NC
J2
VSS
J3
VSS
J9
NC
J10
NC
L2
NC
L10
VSS
M2
VREFCA
M9
VSS
M10
VSS
P2
VSS
P10
VSS
T2
NC(A14)
T8
VSS
T10
VDDQ
A2
VDDQ
A9
VDD
B3
VDDQ
C2
VDDQ
C10
VDDQ
D3
VDD
D10
VDDQ
E10
VDDQ
F2
VDD
G8
VDDQ
H3
VDDQ
H10
RAS#
J4
CK
J8
ODT
K2
VDD
K3
CAS#
K4
CK#
K8
VDD
K9
CKE
K10
CS#
L3
WE#
L4
A10/AP
L8
ZQ
L9
BA0
M3
BA2
M4
NC(A15)
M8
VDD
N2
A3
N3
A0
N4
A12/BC#
N8
BA1
N9
VDD
N10
A5
P3
A2
P4
A1
P8
A4
P9
VDD
R2
A7
R3
A9
R4
A11
R8
A6
R9
VDD
R10
RESET#
T3
A13
T4
A8
T9
C1594
0.1UF(B:10V)
BR56
15Jx4
8
1
7
2
6
3
5
4
C1565
0.1UF(B:10V)
R1436
15J
C1600
C1604
0.1UF(B:10V)
DP7
BR59
15Jx4
8
1
7
2
6
3
5
4
R1426
15J
C1603
0.1UF(B:10V)
R1416
15J
C1588
R1432
15J
BR53
15Jx4
8
1
7
2
6
3
5
4
C1569
0.1UF(B:10V)
C1575
0.1UF(B:10V)
CP1252
C1566
0.1UF(B:10V)
BR46
15Jx4
8
1
7
2
6
3
5
4
R1415
15J
BR49
15Jx4
8
1
7
2
6
3
5
4
R1435
15J
R1418
15J
R1405
82F
C1616
10UF(2012:F
R1437
30J
R1428
15J
R1410
82F
C1607
R1409
82F
BR47
15Jx4
8
1
7
2
6
3
5
4
CP1253
C1560
0.1UF(B:10V)
BR57
15Jx4
8
1
7
2
6
3
5
4
C1620
4PF(CH:50V)
BR60
15Jx4
8
1
7
2
6
3
5
4
DP5
C1611
0.1UF(B:10V)
R1430
15J
C1559
0.1UF(B:10V)
C1576
R1423
15J
C1583
0.1UF(B:10V)
DP25
R1420
15J
BR51
15Jx4
8
1
7
2
6
3
5
4
C1599
0.1UF(B:10V)
R1421
15J
C1595
0.1UF(B:10V)
C1563
0.1UF(B:10V)
R1398
82F
R1406
82F
C1612
BR55
15Jx4
8
1
7
2
6
3
5
4
DP3
R1425
15J
CP1257
BR50
15Jx4
8
1
7
2
6
3
5
4
C1621
0.1UF(B:10V)
BR52
15Jx4
8
1
7
2
6
3
5
4
R1438
30J
R1419
15J
R1402
82F
R1397
82F
C1579
0.1UF(B:10V)
R1414
15J
R1434
15J
C1584
C1580
R1422
15J
BR48
15Jx4
8
1
7
2
6
3
5
4
BR58
15Jx4
8
1
7
2
6
3
5
4
R1424
15J
Page of 127
Display

Click on the first or last page to see other MX-M1055 / MX-M1205 (serv.man3) service manuals if exist.