DOWNLOAD Sharp ER-A880 (serv.man3) Service Manual ↓ Size: 232.06 KB | Pages: 16 in PDF or view online for FREE

Model
ER-A880 (serv.man3)
Pages
16
Size
232.06 KB
Type
PDF
Document
Service Manual
Brand
Device
EPOS / ERA8RS RS232 Interface Service Manual
File
er-a880-sm3.pdf
Date

Sharp ER-A880 (serv.man3) Service Manual ▷ View online

SERVICE MANUAL
CODE: 00ZERA8RSSM/E
RS-232/CENTRO I/F
BOARD
MODEL 
ER-A8RS
1. General . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  1
2. Circuit description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  1
3. Circuit diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  5
4. PWB layout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .  6
Parts guide
CONTENTS
SHARP CORPORATION
Parts marked with "
!
" is important for maintaining the safety of the set. Be sure to replace these parts with specified ones
for maintaining the safety and performance of the set.
1. Outline of the hardware
Board specifications
ISA 16 bit bus half size expansion board
Major device
ACER Super I/O M5105A4E
Interface
Serial
interface
RS-232 (D-sub 9pin) 
×
 2
Parallel
interface
Conforming to Centronics
standards (D-sub 25pin) 
×
 1
Hard disk
No (Reserved)
Floppy disk
No (Reserved)
2. Block diagram
Parts enclosed with dotted line are not installed in the product.
3. SUPER I/O CHIP (M5105)
100% compatible with IBM PC, XT and AT architecture
100% compatible with the industry  standard 765A architecture.
Software compatible with the INS8250N-B, INS8250A and
NS16450 UARTs
Supports on-chip analog data separator operating up to 1 mb/s
Implements all DP8473 flexible disk controller functions.
Supports bidirectional parallel port for printer or scanner operation
and has all the standard Centronics and IBM PC, XT, and AT
interface signals
Provides decoding and chip selects for a fixed disk interface
(EHDI) and address decoding and strobe generation for a game
port
Integrates all PC XT and AT logic:
On-chip 24 MHz crystal oscillator
(maximum operating frequency is 24 MHz)
DMA enable logic
IBM-compatible address decode of A0 
 A9
24 mA CPU bus interface buffers, 40 mA flexible drive interface
buffers
Data rage/drive control registers
Two-pin programmable precompensation modes
Adds or deletes standard asynchronous communication bits (start,
stop, and parity) to or from the serial data stream
High current drive capability for the parallel port
Modem control functions for each UART channel (CTS, RTS, DSR,
DTR, RI, and DCD)
Separate interrupt request lines for the parallel and serial ports.
Independently controlled transmit, receive, line status, and data set
interrupts
Programmable baud generators for each UART channel divide the
input clock by 1 to (2
16
 – 1) and generate the internal 16 X sample
clock
Precision analog data separator:
Self-calibrating PLL and delay line
Automatically chooses one of the three filters
Intelligent read algorithm
Fully programmable serial-interface characteristics:
5, 6, 7, or 8-bit characters
Even, odd, or no parity generation and detection
1, 1.5, or 2 stop bit generation
1. INTRODUCTION
The Acer M5105 chip incorporates two full function universal asyn-
chronous receiver/transmitters (UARTs), a flexible disk controller
(FDC) with analog data separator, parallel port, game port decode,
fixed disk controller decode, standard XT/AT address decoding for
on-chip functions, and a configuration register. It offers a single-chip
solution to the most common IBM PC, XT, and AT peripherals.
The flexible disk controller is fully compatible with the industry stand-
ard 765A architecture. It includes more advanced options such as a
high-performance data separator, extended track range to 4096, im-
plied seek command, scan command, and supports both IBM and
ISO 3.5-inch formats. The UARTs are compatible with either the
INS8250N-B or the NS16450. The parallel port, fixed disk select, and
game port select logic maintain complete compatibility with the IBM
XT and AT. Hardware selects XT or AT compatibility. The configura-
tion register is one byte wide and can be programmed via hardware
or software. By controlling this register, the user can assign standard
AT addresses and disable any major on-chip function (e.g., the FDC,
either  UART, or the parallel port) independently of the others. This
allows for flexibility in system configuration when adapter boards con-
tain duplicate functions.
Fig. 1 M5105 Basic Configuration Diagram
ISA
BUS
LS245
PLD
Super I/O
M5105A4E
MAX211CAI
DR/
RCV
DR/
RCV
40pin HDD
     and
40pin HDD
D-Sub
9pin
RS-232
D-Sub
9pin
RS-232
D-Sub
25pin
Printer
34pin
FDD
Data bus
ADD bus
Control bus
Serial
Serial
Parallel
Floppy
GRD
GWR
SIN1
SOUT1
RTS1
DTR1
CTS1
DSR1
RI1
DCD1
HCS1
HCS0
P
UMP
/P
RE
N
DRV
T
Y
P
S
E
TCUR
SIN2
SOUT2
RTS2
DTR2
CTS2
DSR2
RI2
DCD2
RDATA
WDATA
WGATE
HDSEL
DIR
STEP
INDEX
TRK0
DSKCHG/RG
WRTPRT
PRM/LC
MTR0, 1
DRV0, 1
CRPE XTSEL CRB0~B7 P0E
SLIN
STB
AFD
INIT
ACK
ERR
PE
SLCT
BUSY
PD0~7
FGND500
FGND250
FILTER
24MHz
crystal
or clock
source
OSC1
OSC2
DAK
DRQ
TC
IRQ7
IRQ6
IRQ4
IRQ3
WR
RD
AEN
MR
A0~A9
D0~D7
A10~A15
decode
IOL
FDC
configuration
logic
Hard disk
interface
Gate
port
logic
EIA
drivers
EIA
drivers
Floppy disk
drive
connector
Parallel
port
direction
Configuration
select logic
Parallel port
connector
External
FDC
filter
Sy
s
tem
 bus
– 1 –
Fig. 2 M5105 Block Diagram
Fig. 3 M5105 Flexible Disk Controller Block Diagram
Floppy  di sk
c ont roller
with 
analog dat a 
s eparat or
( DP 84 73 )
Con f igurat ion
regis t er
S eria l
interf ace
E I A
interf ace Interru pt
U AR T
Fl op py
dri v e
interf ace
Filt ers
I nterru pt
&   D MA
D S C
Paral lel port
Hi gh c urrent  driv ers
S eria l
interf ace
E I A
interf ace Interrupt
U AR T
Ad d r es s
d e c od e
µ P addr es s ,
dat a,
& c ont rol
Game  port
EHDI
Co nf ig. I nput s
I nterru pt
Da t a Han ds h ak e
R D
W R
A 0
A1
A 2
C P U
inter face
D 0 ~ D 7
Addre ss
dec ode r
IOL
A0~A9
AEN '
D M A
a n d
interrupt
enable
logic
D A K
D R Q
IR Q 8
T C
M R
Data rate
reg. &
clock
generation
logic
D R VT YP
PU MP/ PR EN
O SC 1
O SC 2
24 MH z
V D D A
VSSA
V D D B
VSSB
VSSC
V SS F
In
te
rn
a
l c
ont
ro
l bus
In
te
rn
a
l d
a
ta
 b
u
s
R ESET
Internal data bus
Drivers
contr ol
r egister
MT R 0
MT R 1
D R 0
D R 1
D S KC H G
RESET
7 6 5 A
Compa tible
micr oe ngine
and timing/
control logic
Disk output
a nd
input logic
HDSEL
S T E P
D I R
R P M/ LC
WRT PRT
T R K 0
INDEX
NEC  765 c ompatible
Controller core
Wr i t e
precomp-
ens ation
A nalo g
dat a
separator
Filters for
all data r ates
F ILT ER
FGND 250
FGND 500
External
filters
S ET C U R
External
current set
resister
WGA T E WDA TA
RD ATA
– 2 –
Fig. 4 M5105 Serial Port Block Diagram
Fig. 5 M5105 Parallel Port Block Diagram
Address Range
Function
278h 
 27Fh
378h 
 37Fh
3BCh 
 3BEh
Parallel port 3
Parallel port 2
Parallel port 1
3F8h 
 3FFh, 3E8 
 3EF
2F8h 
 2FFh, 2E8 
 2EF
Serial port 1, 3
Serial port 2, 4
320h 
 324h (XT)
1F0h 
 1F7h, 3F6h, 3F7h
*
 (AT)
Fixed disk select
3F2h, 3F4h, 3F5h, 3F7h
*
Flexible disk
201h
Game port select
3F3h
**
Configuration port
Table 1. I/O Address Decode
*
*
READ D7 from FDC, D0 
 D6 from HDD; WRITE D0 
 D7 to FDC
**
Write-only register that requires two consecutive writes to change
the data.
Rece iver
buffe r
r egister
Data
bus
buffer
D 7~D0
Select
&
contr ol
logic
A 0
A2
A1
M R
W R
R D
Addr ess
dec oder
Function
select
IOR
A0~A9
A EN
VD D C
VSSD
Line
contr ol
r egister
Receiv er
shift
register
Rece iver
timin g
&
control
SIN
Divisor
latch (LS)
Divisor
latch  (MS)
Ba ud
gener ator
Line
status
regisdter
Transmitter
holding
regisdter
M o d e m
control
regisdter
M o d e m
status
regisdter
Interrupt
enable
regisdter
Interrupt
I O
regisdter
Interr upt
control
logic
Transm itter
timin g
&
control
Transmitter
shift
regisdter
M o de m
control
logic
SO U T/ BAU DO U T
R T S
CT S
D T R
D S R
D C D
R I
IRQ 3 or IRQ4
Status
Control
Data
A1
A0
D0~D7
RD
WR
Address
decoder
Function
select
IOL
A0~A9
AEN
VD DD
VSSE
5
5
ER R
SLCT
P E
BUSY
ACK
SLIN
INIT
AFD
STB
Output
drivers
4
IRQ
IRQ7
PD0~PD7
POE
Data
drivers
– 3 –
Page of 16
Display

Sharp ER-A880 (serv.man3) Service Manual ▷ Download

  • DOWNLOAD Sharp ER-A880 (serv.man3) Service Manual ↓ Size: 232.06 KB | Pages: 16 in PDF or view online for FREE
  • Here you can View online or download the Service Manual for the Sharp ER-A880 (serv.man3) in PDF for free, which will help you to disassemble, recover, fix and repair Sharp ER-A880 (serv.man3) EPOS. Information contained in Sharp ER-A880 (serv.man3) Service Manual (repair manual) includes:
  • Disassembly, troubleshooting, maintenance, adjustment, installation and setup instructions.
  • Schematics, Circuit, Wiring and Block diagrams.
  • Printed wiring boards (PWB) and printed circuit boards (PCB).
  • Exploded View and Parts List.