DOWNLOAD Panasonic SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN Service Manual ↓ Size: 7.24 MB | Pages: 98 in PDF or view online for FREE

Model
SL-DZ1200PP SL-DZ1200EB SL-DZ1200EG SL-DZ1200EP SL-DZ1200GN
Pages
98
Size
7.24 MB
Type
PDF
Document
Service Manual
Brand
Device
Audio / DIRECT DRIVE DIGITAL TURNTABLE
File
sl-dz1200pp-sl-dz1200eb-sl-dz1200eg-sl-dz1200ep-sl.pdf
Date

Panasonic SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN Service Manual ▷ View online

Pin No. Terminal Name
I/O
Function
41
GIO12
O
SC DSC25 communication data bus
(DSP_BCLKX1:transmitting clock)
42
DV
DD
1
P
Power supply
43
DGND2
P
DE
44
GIO11
O
SC DSC25 communication data bus
(DSP_BSFX1:transmitting frame)
45
GIO10
O
SC DSC25 communication data bus
(DSP_BDR1:receiving data)
46
GIO9
O
SC DSC25 communication data bus
(DSP_BCLKR1:receiving clock)
47
GIO8
O
SC DSC25 communication data bus
(DSP_BFSR1:receiving frame)
48
GIO7
O
SC DSC25 communication data bus
(it is ´L´ at the time of SD load
discontinuation)
49
GIO6
O
SC DSC25 communication data bus
(’L’:Reading)
50
GIO5
O
SC DSC25 communication data bus
(´L´ when a shutter may be shut)
51
GIO4
O
MAIN DSC25 communication data
bus
52
GIO3
O
MN5772 IRQ3
53
GIO2
O
MN5772 IRQ2
54
GIO1
O
MN5772 IRQ
55
GIO0
O
DSKDET (’H’: Loading/ejecting)
56
CVDD2
P
Power supply
57
RESET
I
Reset signal input (It is ´L´ at the
time not more than VCC=2.9V)
58
PWDWN
I
Power down signal input (’L’)
59
CGND2
P
DE
60
TCK
I
For JTAG
61
TDI
I
For JTAG
62
TMS
I
For JTAG
63
TRST
I
For JTAG
64
TEST0
I
DSC25 test mode 0 (’L’)
65
TEST1
I
DSC25 test mode 1 (’L’)
66
TEST2
I
MXI clock selection (’L’)
67
TEST3
I
(’L’)
68
TEST4
I
(’H’)
69
TEST5
I
(’L’)
70
TEST6
I
(’L’)
71
SCANEN
I
Not used. (’L’)
72
TDO
O
For JTAG
73
USB_DP
-
Not used. (Open)
74
USB_DM
-
Not used. (Open)
75
USB_V
DD
P
USB power supply
76
PLLV
DD
1
P
Power supply
77
PLLGND1
P
DE
78
DV
DD
3
P
Power supply
79
M40XI
I
Not used. (’H’)
80
M40XO
-
Not used. (’H’)
81
DGND3
P
DE
82
HSYNC
-
Not used. (’Open’)
83
VSYNC
-
Not used. (’Open’)
84
CV
DD
3
P
Power supply
85
C_WEN
I
Not used. (’L’)
86
C_DATA0
I
Not used. (’L’)
87
C_DATA1
I
Not used. (’L’)
88
C_DATA2
I
Not used. (’L’)
89
C_DATA3
I
Not used. (’L’)
90
CGND3
P
DE
91
IREF_B
-
Not used.
92
DAOUT_B
-
Not used. (’Open’)
93
V
SS
A1
P
AE
94
V
DD
A1
P
Power supply
95
BIAS_B
I
VIDEO bias voltage (it is GND
connection at 0.1µF)
96
VREF_RGB
I
Not used.
97
IREF_G
-
Not used.
Pin No. Terminal Name
I/O
Function
98
DAOUT_G
-
Not used. (’Open’)
99
V
SS
A2
P
AE
100
V
DD
A2
P
Power supply
101
BIAS_G
I
VIDEO bias voltage (it is GND
connection at 0.1µF)
102
V
SS
3V
P
Power supply
103
V
DD
3V
P
Power supply
104
IREF_R
-
Not used.
105
DAOUT_R
-
Not used. (Open)
106
V
SS
A3
AE
107
V
DD
A3
P
Power supply
108
BIAS_R
I
VIDEO bias voltage (it is GND
connection at 0.1µF)
109
C_DATA4
I
Not used. (’L’)
110
C_DATA5
I
Not used. (’L’)
111
C_DATA6
I
Not used. (’L’)
112
C_DATA7
I
Not used. (’L’)
113
C_DATA8
I
Not used. (’L’)
114
C_DATA9
I
Not used. (’L’)
115
C_DATA10
I
Not used. (’L’)
116
C_DATA11
I
Not used. (’L’)
117
CV
DD
4
P
Power supply
118
C_PCLK
I
Not used. (’L’)
119
CGND4
P
DE
120
C_VSYNC
-
Not used. (’H’)
121
C_HSYNC
-
Not used. (’H’)
122
C_FIELD
-
Not used. (’H’)
123
LCD_SCLK
-
Not used. (Open)
124
LCD_DO7
-
Not used. (Open)
125
LCD_DO6
-
Not used. (Open)
126
LCD_DO5
-
Not used. (Open)
127
LCD_DO4
-
Not used. (Open)
128
LCD_DO3
-
Not used. (Open)
129
LCD_DO2
-
Not used. (Open)
130
LCD_DO1
-
Not used. (Open)
131
LCD_DO0
-
Not used. (Open)
132
PLLV
DD
2
P
Power supply
133
PLLGND2
P
DE
134
LCD_OE
-
Not used. (Open)
135
BLIGHT
-
Not used. (Open)
136
DV
DD
4
P
Power supply
137
EXTCLK
I
Not used. (PULL UP(100K))
138
DGND4
P
DE
139
SDR_CS
O
SDRAM chip selection
140
SDR_CLK
O
SDRAM clock
141
SDR_RAS
O
SDRAM RAS
142
SDR_CAS
O
SDRAM CAS
143
SDR_WE
O
SDRAM Write Enable
144
SDR_CKE
O
SDRAM Clock Enable
145
SDR_DQMHH
O
SDRAM DQ signal
146
SDR_DQMHL
O
SDRAM DQ signal
147
SDR_DQMLH
O
SDRAM DQ signal
148
SDR_DQMLL
O
SDRAM DQ signal
149
SDR_A14
O
SDRAM address bus
150
SDR_A13
O
SDRAM address bus
151
SDR_A12
-
Not used.
152
SDR_A11
-
Not used.
153
SDR_A10
O
SDRAM address bus
154
SDR_A9
O
SDRAM address bus
155
SDR_A8
O
SDRAM address bus
156
SDR_A7
O
SDRAM address bus
157
SDR_A6
O
SDRAM address bus
158
SDR_A5
O
SDRAM address bus
159
DV
DD
5
P
Power supply
160
SDR_A4
O
SDRAM address bus
161
SDR_A3
O
SDRAM address bus
162
SDR_A2
O
SDRAM address bus
81
SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN
Pin No. Terminal Name
I/O
Function
163
SDR_A1
O
SDRAM address bus
164
SDR_A0
O
SDRAM address bus
165
DGND5
P
DE
166
SDR_DQ31
I/O
SDRAM data bus
167
SDR_DQ30
I/O
SDRAM data bus
168
SDR_DQ29
I/O
SDRAM data bus
169
SDR_DQ28
I/O
SDRAM data bus
170
SDR_DQ27
I/O
SDRAM data bus
171
SDR_DQ26
I/O
SDRAM data bus
172
SDR_DQ25
I/O
SDRAM data bus
173
CV
DD
5
P
Power supply
174
CGND5
P
DE
175
SDR_DQ24
I/O
SDRAM data bus
176
SDR_DQ23
I/O
SDRAM data bus
177
SDR_DQ22
I/O
SDRAM data bus
178
SDR_DQ21
I/O
SDRAM data bus
179
SDR_DQ20
I/O
SDRAM data bus
180
SDR_DQ19
I/O
SDRAM data bus
181
SDR_DQ18
I/O
SDRAM data bus
182
SDR_DQ17
I/O
SDRAM data bus
183
SDR_DQ16
I/O
SDRAM data bus
184
SDR_DQ15
I/O
SDRAM data bus
185
SDR_DQ14
I/O
SDRAM data bus
186
SDR_DQ13
I/O
SDRAM data bus
187
SDR_DQ12
I/O
SDRAM data bus
188
SDR_DQ11
I/O
SDRAM data bus
189
DV
DD
6
P
Power supply
190
DGND6
P
DE
191
SDR_DQ10
I/O
SDRAM data bus
192
SDR_DQ9
I/O
SDRAM data bus
193
SDR_DQ8
I/O
SDRAM data bus
194
SDR_DQ7
I/O
SDRAM data bus
195
SDR_DQ6
I/O
SDRAM data bus
196
SDR_DQ5
I/O
SDRAM data bus
197
SDR_DQ4
I/O
SDRAM data bus
198
SDR_DQ3
I/O
SDRAM data bus
199
DVDD9
P
Power supply
200
SDR_DQ2
I/O
SDRAM data bus
201
SDR_DQ1
I/0
SDRAM data bus
202
SDR_DQ0
I/O
SDRAM data bus
203
CV
DD
6
P
Power supply
204
CGND6
P
DE
205
CFQE
-
Not used. (Open)
206
CFE1
-
Not used. (Open)
207
CFE2
-
Not used. (Open)
208
CFRST
-
Not used. (Open)
209
STSCHG
-
Not used. (Open)
210
CFWAIT
-
Not used. (Open)
211
CFD1
-
Not used. (Open)
212
CFD2
-
Not used. (Open)
213
CFRDY
-
Not used. (Open)
214
IOIS16
-
Not used. (Open)
215
CFIORD
-
Not used. (Open)
216
CDIOWR
-
Not used. (Open)
217
SD_DATA1
I
Not used. (Open)
218
SD_DATA0
I
Not used. (Open)
219
SD CLK
-
Not used. (Open)
220
SD_CMD
I
Not used. (Open)
221
SD_DATA3
I
Not used. (Open)
222
SD_DATA2
I
Not used. (Open)
223
DV
DD
7
P
Power supply
224
DGND7
P
DE
225
EM_BUSACK
-
Not used. (Open)
226
EM_BUSREQ
I
Not used. (’H’)
227
EM_WAIT
I
CD ROM WAIT
228
EM_BEL
-
Not used. (Open)
229
EM_BEM
-
Not used. (Open)
Pin No. Terminal Name
I/O
Function
230
PLLGND3
P
DE
231
PLLV
DD
3
P
Power supply
232
CV
DD
7
P
Power supply
233
MXI
I
27MHz clock input (core clock
27MHz oscillator input)
234
MXO
O
27MHz clock output (core clock
27MHz oscillator output)
235
CGND7
P
DE
236
CE0
O
SD I/F chip selection (CE signal for
SD I/F (MN5772))
237
CE1
O
CD chip selection (CE signal for
CD)
238
EM_WE
O
Write enable (WE signal for external
bus)
239
EM_OE
O
Read enable (OE signal for external
bus)
240
EM_RDWR
-
Not used. (Open)
241
SCE
-
Not used. (Open)
242
FLSH_CE
O
ROM#0 chip selection (CE signal for
16M FLASH/MASK ROM)
243
BUSWIDTH
I
External bus width setup (´H´ 16bit)
244
ARM_D15
I/O
External data bus (data bus signal
for external bus)
245
ARM_D14
I/O
External data bus (data bus signal
for external bus)
246
ARM_D13
I/O
External data bus (data bus signal
for external bus)
247
ARM_D12
I/O
External data bus (data bus signal
for external bus)
248
ARM_D11
I/O
External data bus (data bus signal
for external bus)
249
ARM_D10
I/O
External data bus (data bus signal
for external bus)
250
ARM_D9
I/O
External data bus (data bus signal
for external bus)
251
ARM_D8
I/O
External data bus (data bus signal
for external bus)
252
ARM_D7
I/O
External data bus (data bus signal for
external bus)
253
ARM_D6
I/O
External data bus (data bus signal
for external bus)
254
DV
DD
8
P
Power supply
255
DGND8
P
DE
256
ARM_D5
I/O
External data bus (data bus signal
for external bus)
257
ARM_D4
I/O
External data bus (data bus signal
for external bus)
258
ARM_D3
I/O
External data bus (data bus signal
for external bus)
259
ARM_D2
I/O
External data bus (data bus signal
for external bus)
260
ARM_D1
I/O
External data bus (data bus signal
for external bus)
261
ARM_D0
I/O
External data bus (data bus signal
for external bus)
262
ARM_A22
-
Not used. (Open)
263
ARM_A21
-
Not used. (Open)
264
ARM_A20
-
Not used. (Open)
265
ARM_A19
O
External address bus (address bus
signal for external bus)
266
ARM_A18
O
External address bus (address bus
signal for external bus)
267
ARM_A17
O
External address bus (address bus
signal for external bus)
268
ARM_A16
O
External address bus (address bus
signal for external bus)
269
ARM_A15
O
External address bus (address bus
signal for external bus)
270
ARM_A14
O
External address bus (address bus
signal for external bus)
271
ARM_A13
O
External address bus (address bus
signal for external bus)
82
SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN
Pin No. Terminal Name
I/O
Function
272
ARM_A12
O
External address bus (address bus
signal for external bus)
273
ARM_A11
O
External address bus (address bus
signal for external bus)
274
ARM_A10
O
External address bus (address bus
signal for external bus)
275
CV
DD
8
P
Power supply
276
CGND8
P
DE
277
ARM_A9
O
External address bus (address bus
signal for external bus)
278
ARM_A8
O
External address bus (address bus
signal for external bus)
279
ARM_A7
O
External address bus (address bus
signal for external bus)
280
ARM_A6
O
External address bus (address bus
signal for external bus)
281
ARM_A5
O
External address bus (address bus
signal for external bus)
282
ARM_A4
O
External address bus (address bus
signal for external bus)
283
ARM_A3
O
External address bus (address bus
signal for external bus)
284
ARM_A2
O
External address bus (address bus
signal for external bus)
285
ARM_A1
O
External address bus (address bus
signal for external bus)
286
ARM_A0
O
External address bus (address bus
signal for external bus)
287
EUM0
I/O
Not used. (’H’)
288
EUM1
I/O
Not used. (’H’)
17.4. IC1(AN8882SB-E1):
SERVO AMP.
Pin No.
Terminal
Name
I/O
Function
1
PD
I
APC Amp. input terminal
2
LD
O
APC Amp. output terminal
3
V
CC
1
I
Power supply terminal 1
4
TFLT
I
TE Amp. analog SW & VREF2
Buffer control terminal
5
LDON
I
APC & STANDBY control terminal
6
RFOUT
-
Not used, open
7
EQCTL
I
EQ characteristic control terminal
8
RFC
I
The capacity connection terminal
for the AGC input HPF
9
CAGC
I
AGC loop filter connection
terminal
10
ARF
O
AGC output terminal
11
CEA
I
The capacity connection terminal
for HPF-Amp.
12
3TOUT
O
3 TENV Output Terminal
13
CBDO
I
The capacity connection terminal
for RF - side envelope detection
14
BDO
O
BDO output terminal
15
COFTR
I
The capacity connection terminal
for RF + side envelope detection
16
OFTR
O
OFTR output terminal
17
NRFDET
O
NRFDET output terminal
18
GND
-
GND
19
TVREF2
O
VREF2 Buffer output terminal
20
VREF1
O
VREF1 output terminal
21
V
CC
2
I
Power supply terminal 2
22
VREF2
O
VREF2 output terminal
23
TEN
O
TE Amp. reversal input terminal
24
TEOUT
O
TE Amp. output terminal
25
FTEO
-
Not used, open.
26
FEN
I
FE Amp. reversal input terminal
27
FEOUT
O
FE Amp. output terminal
28
GCTRL
I
GCTL terminal
Pin No.
Terminal
Name
I/O
Function
29
FBAL
I
FBAL control terminal
30
TBAL
I
TBAL control terminal
31
E
I
Tracking signal input terminal 1
32
F
I
Tracking signal input terminal 2
33
D
I
Focus Signal input terminal 4
34
B
I
Focus Signal input terminal 2
35
C
I
Focus Signal input terminal 3
36
A
I
Focus Signal input terminal 1
17.5. IC102 (C2BBGE000781):
SYSTEM CONTROL
Pin No.
Terminal
Name
I/O
Function
1
P15
I
Loading switch detected signal
2
P16
I
Inner switch detected signal
3
P17
I
Ejection switch detected signal (for
debugging)
4
AV
SS
-
GND for A/D converter and D/A
converter
5
P130
O
Reset output terminal to DSP IC
6
P131
O
Reset output terminal to Decoder
I/F IC
7
AVREF1
I
Power supply for D/A converter
8
P70
-
Not used, open
9
P71
-
Not used, open
10
P72
-
Not used, open
11
P20
I
DSP sub code Q data input signal
12
P21
-
Not used, open
13
P22
O
Clock output signal for DSP sub
code Q register
14
P23
I
DSP status input signal
15
P24
O
DSP command load output signal
16
P25
I
DSP sense input signal
17
P26
O
DSP command data output signal
18
P27
O
DSP command clock output signal
19
AD0
O
External memory low-rank address
/ data bus: AD0
20
AD1
O
External memory low-rank address
/ data bus: AD1
21
AD2
O
External memory low-rank address
/ data bus: AD2
22
AD3
O
External memory low-rank address
/ data bus: AD3
23
AD4
O
External memory low-rank address
/ data bus: AD4
24
AD5
O
External memory low-rank address
/ data bus: AD5
25
AD6
O
External memory low-rank address
/ data bus: AD6
26
AD7
O
External memory low-rank address
/ data bus: AD7
27
P50
-
Not used, open
28
P51
-
Not used, open
29
P52
-
Not used, open
30
P53
-
Not used, open
31
P54
-
Not used, open
32
P55
-
Not used, open
33
V
SS
-
GND
34
P56
-
Not used, open
35
P57
-
Not used, open
36
P60
-
Not used, open
37
P61
I
TEXT data read-out permission
signal
38
P62
I
Tracking servo drawing-in signal
39
P63
I
Focus servo drawing-in signal
40
/RD
O
Signal for external memory
reading operation
83
SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN
Pin No.
Terminal
Name
I/O
Function
41
/WR
O
Signal for external memory writing
operation
42
/WAIT
O
Waiting signal at the time of
external memory access
43
ASTB
O
Address clutch signal at the time
of external memory access
44
P30
-
Not used, open
45
P31
-
Not used, open
46
P32
-
Not used, open
47
P33
-
Not used, open
48
P34
-
Not used, open
49
P35
-
Not used, open
50
P36
-
Not used, open
51
P37
-
Not used, open
52
P120
O
Mechanism control Sensor LED
control output signal
53
P121
O
Thread forcible move output
54
P122
O
DSP MUTE
55
P123
O
RF Amp EQ characteristic control
output
56
P124
O
Gain up for CD-RW
57
P125
O
DSP IREF current change output
58
P126
O
DSP IREF current change output
59
P127
O
DISC detection output signal
60
RESET
I
System reset input terminal
61
P00
I
Spindle rotation capture trigger
signal
62
P01
I
DSP
sub
code
block
clock
interruption signal
63
P02
O
Interruption signal 0 from Decoder
I/F IC
64
P03
O
Interruption signal 1 from Decoder
I/F IC
65
P04
I
Sound jump detection at the time
of audio playing.
66
P05
-
Not used, open
67
V
SS
0
-
GND
68
V
DD
1
I
Power supply
69
X2
I
Oscillator connection for a main
system clock oscillation
70
X1
O
Oscillator connection for a main
system clock oscillation
71
IC
-
It is a direct connected to Vss0 or
Vss1.
72
XT2
-
Not used, open
73
XT1
-
Not used, open
74
V
DD
0
I
Power supply
75
AVREF0
I
Power supply for A/D converter
76
P10
I
Mechanism control control sensor
detected signal 1: PS1
77
P11
I
Mechanism control control sensor
detected signal 2: PS2
78
P12
I
Mechanism control control sensor
detected signal 3: PS3
79
P13
I
Mechanism control control sensor
detected signal 4: PS4
80
P14
-
Not used, open
84
SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN
Page of 98
Display

Click on the first or last page to see other SL-DZ1200PP / SL-DZ1200EB / SL-DZ1200EG / SL-DZ1200EP / SL-DZ1200GN service manuals if exist.