DOWNLOAD LG 84LM9600 (CHASSIS:LA23J) Service Manual ↓ Size: 11.51 MB | Pages: 102 in PDF or view online for FREE

Model
84LM9600 (CHASSIS:LA23J)
Pages
102
Size
11.51 MB
Type
PDF
Document
Service Manual
Brand
Device
TV / LCD
File
84lm9600-chassis-la23j.pdf
Date

LG 84LM9600 (CHASSIS:LA23J) Service Manual ▷ View online

RXBCLKP
RXA3N
RXA2N
RXA1N
+3.3V
RXB2P
RXACLKP
I2C_SDA_S
RXA1P
RXB2N
XTAL_OUT
TMS
RXB0N
+3.3V
SPI_DI
RXB4P
SPI_CS
XTAL_IN
TDI
RXBCLKN
TDO
RXB3N
RXB4N
XTAL_IN
FLASH_WP
UART_TX
RXA0P
SPI_SCLK
SPI_DI
SPI_DO
SPI_DO
UART_RX
SPI_CS
RXA4N
LG1122_RST
RXA0N
RXB3P
SPI_DL_MODE
RXB1N
SPI_SCLK
RXB1P
RXA4P
RXB0P
TRST_N
TCK
RXA2P
RXACLKN
I2C_SCL_S
RXA3P
XTAL_OUT
PWM_BPL
+3.3V
+3.3V
+3.3V
FRAME_OPT
TCON_OPT
+3.3V
LG1122_TXBCLKP
LG1122_TXB1N
LG1122_TXD4P
LG1122_TXB2P
LG1122_TXA3P
LG1122_TXCCLKN
LG1122_TXC0P
LG1122_TXB3P
LG1122_TXD3N
LG1122_TXD2P
LG1122_TXB4P
LG1122_TXD2N
LG1122_TXB0P
LG1122_TXB4N
LG1122_TXD3P
LG1122_TXA0N
LG1122_TXC1P
LG1122_TXD1N
LG1122_TXA0P
LG1122_TXCCLKP
LG1122_TXA1P
LG1122_TXA1N
LG1122_TXB1P
LG1122_TXA4N
LG1122_TXC2N
LG1122_TXACLKN
LG1122_TXD0P
LG1122_TXB3N
LG1122_TXC3P
LG1122_TXDCLKN
LG1122_TXC0N
LG1122_TXC3N
LG1122_TXA2N
LG1122_TXBCLKN
LG1122_TXA3N
LG1122_TXD4N
LG1122_TXACLKP
LG1122_TXA2P
LG1122_TXC4N
LG1122_TXB0N
LG1122_TXD1P
LG1122_TXA4P
LG1122_TXB2N
LG1122_TXC1N
LG1122_TXC2P
LG1122_TXD0N
LG1122_TXC4P
LG1122_TXDCLKP
TCON_OPT
DISPLAY_OPT
SOC_OPT
REVERSE_OPT
FRAME_OPT
+3.3V
+3.3V
SOC_OPT
REVERSE_OPT
+3.3V
DISPLAY_OPT
OPT_READY_1
+3.3V
I2C_SCL_PQ
L/DIMMING_OPT
I2C_SDA_PQ
L/DIMMING_OPT
+3.3V
OPT_READY_1
+3.3V
3D_EN
OPT_READY_2
+3.3V
OPT_READY_2
FLASH_WP
LG1122_3DLR
LG1122_3DLR
TCON_I2C_EN
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
RXBCLKP
RXB2N
I2C_SCL_S
RXA1N
RXBCLKN
RXA2N
RXB1P
RXA3P
LG1122_RST
+3.3V
RXB4P
RXA4P
RXB3P
RXA2P
RXA0P
L/DIM0_VS
RXB2P
RXACLKP
RXB4N
RXA0N
RXB0N
RXA3N
PWM_BPL
L/DIM0_MOSI
RXB3N
I2C_SDA_S
L/DIM0_SCLK
RXA1P
RXB0P
FLASH_WP
+3.3V
RXA4N
RXACLKN
RXB1N
100
1%
R310
0 . 1 u F
C306
33
R329
3.3K
R302
10K
R357
10K
R355
MX25L3206EM2I-12G
IC301
3
WP#
2
SO/SIO1
4
GND
1
CS#
5
S I / S I O 0
6
SCLK
7
HOLD#
8
VCC
10K
R360
4.7K
R356
33
R325
OPT
33
R339
OPT
3.3K
R303
100
1%
R344
33
R340
OPT
100
1%
R318
4.7K
R353
3.3K
R309
10K
R368
33
R349
33
R332
OPT
27pF
50V
C305
33
OPT
R300
33
R322
33
R333
OPT
33
R341
OPT
3.3K
R375
10K
OPT
R354
3.3K
R304
10K
R377
10K
R358
OPT
100
1%
R319
100
1%
R317
0
R330
4.7K
R361
JTP-1127WEM
SW300
1
2
43
3.3K
R312
33
R337
OPT
10uF
25V
C300
33
R351
33
R334
OPT
100
1%
R314
24.75MHz
X300
4
GND_2
1
X-TAL_1
2
GND_1
3
X-TAL_2
10K
R328
10K
OPT
R373
10K
OPT
R369
33
R321
10K
R374
100
1%
R316
33
OPT
R342
10K
R366
OPT
100
1%
R311
10K
R363
100
1%
R307
22
R327
33
R323
10K
R370
10K
R350
10K
OPT
R359
33
R345
33
OPT
R301
0
R331
33
R338
OPT
33
R336
OPT
47K
R352
1M
R372
10K
R371
OPT
22
R326
33
R335
3.3K
R305
33
R347
0
R308
33
R346
100
1%
R306
27pF
50V
C304
100
1%
R343
10uF
25V
C301
LG1122
IC300
RXA0P
AC1
RXA0N
AC2
RXA1P
AB3
RXA1N
AC3
RXA2P
AB2
RXA2N
AB1
RXACLKP
AA1
RXACLKN
AA2
RXA3P
Y3
RXA3N
AA3
RXA4P
Y2
RXA4N
Y1
RXB0P
W1
RXB0N
W2
RXB1P
V3
RXB1N
W3
RXB2P
V2
RXB2N
V1
RXBCLKP
U1
RXBCLKN
U2
RXB3P
T3
RXB3N
U3
RXB4P
T2
RXB4N
T1
L_VSOUT_LD
B26
R_VSOUT_LD
E2
M0_SCLK
C26
M0_MOSI
E22
M1_SCLK
D24
M1_MOSI
G22
M2_SCLK
D2
M2_MOSI
E1
M3_SCLK
D1
M3_MOSI
D3
UART_RXD
G3
UART_TXD
H3
SPI_SCLK
G1
SPI_CS
G2
SPI_DI
F2
SPI_DO
F1
SDA_M
J 1
SCL_M
J 2
SDA_S
H1
SCL_S
H2
SMODE
K2
TMODE0
J 3
TMODE1
K3
TMODE2
L3
TMODE3
M3
TRST_N
M2
TDO
L1
TDI
L2
TCLK
M1
TMS
N1
PORES_N
K1
XTALO
AF6
XTALI
AE6
MON_SYNC0
N2
MON_SYNC1
N3
MON_INTR
P3
VIREF_REXT
C1
TX_LOCKN
C2
GPIO[0]
AB5
GPIO[1]
AB4
GPIO[2]
AD5
GPIO[3]
AC5
GPIO[4]
AE4
GPIO[5]
AD4
GPIO[6]
AC4
GPIO[7]
AF3
GPIO[8]
AE3
GPIO[9]
AD3
GPIO[10]
AF2
GPIO[11]
AE2
GPIO[12]
AD2
GPIO[13]
AE1
GPIO[14]
B25
GPIO[15]
B24
TX0P
B2
TX0N
A2
TX1P
A3
TX1N
B3
TX2P
C4
TX2N
C3
TX3P
B4
TX3N
A4
TX4P
A5
TX4N
B5
TX5P
C6
TX5N
C5
TX6P
B6
TX6N
A6
TX7P
A7
TX7N
B7
TXA0P
A23
TXA0N
B23
TXA1P
C22
TXA1N
C23
TXA2P
B22
TXA2N
A22
TXACLKP
A21
TXACLKN
B21
TXA3P
C20
TXA3N
C21
TXA4P
B20
TXA4N
A20
TXB0P
A19
TXB0N
B19
TXB1P
C18
TXB1N
C19
TXB2P
B18
TXB2N
A18
TXBCLKP
A17
TXBCLKN
B17
TXB3P
C16
TXB3N
C17
TXB4P
B16
TXB4N
A16
TXC0P
A15
TXC0N
B15
TXC1P
C14
TXC1N
C15
TXC2P
B14
TXC2N
A14
TXCCLKP
A13
TXCCLKN
B13
TXC3P
C12
TXC3N
C13
TXC4P
B12
TXC4N
A12
TXD0P
A11
TXD0N
B11
TXD1P
C10
TXD1N
C11
TXD2P
B10
TXD2N
A10
TXDCLKP
A9
TXDCLKN
B9
TXD3P
C8
TXD3N
C9
TXD4P
B8
TXD4N
A8
GPIO[16]
C25
GPIO[17]
C24
GPIO[18]
AD1
GPIO[19]
R1
GPIO[20]
R2
GPIO[21]
R3
GPIO[22]
P1
GPIO[23]
A25
GPIO[24]
D23
GPIO[25]
D22
GPIO[26]
F22
GPIO[27]
E23
GPIO[28]
E3
GPIO[29]
F3
GPIO[30]
A24
GPIO[31]
P2
10K
R365
0
R362
33
R320
33
R324
OPT
MLB-201209-0120P-N2
L300
10K
OPT
R364
33
OPT
R348
3.3K
R313
OPT
100
1%
R315
F I - R E 5 1 S - H F - J - R 1 5 0 0  
P300
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
10K
OPT
R376
33
R367
PANEL_CTL
0 . 1 u F
16V
C303
0 . 1 u F
16V
C302
12507WR-08L
P302
1
2
3
4
5
6
7
8
9
L/D_R_DATA
33
R380
L/D_R_CLK
L/D_R_V_SYNC
33
R381
33
R379
L/D_L_V_SYNC
L/D_L_CLK
33
R378
L/D_L_DATA
12507WR-08L
P301
1
2
3
4
5
6
7
8
9
L/D_L_V_SYNC
L/D_R_V_SYNC
L/D_L_CLK
L/D_L_DATA
L/D_R_CLK
L/D_R_DATA
33
R382
MDS62110215
M301
GASKET_FRC3
MDS62110215
M302
GASKET_FRC3
2N7002A
Q300
S
G
D
2N7002A
Q301
S
G
D
XTAL(24.75MHz)
  R E S E T   I n p u t
    1 )   L G 1 1 2 2 _ R S T     :   F r o m   M a i n   S O C
    2 )   H W _ R E S E T         :   F r o m     H W   S w i t c h
    3 )   S P I _ D L _ M O D E   :   D o w n l o a d   M o d e   t o   F l a s h   M e m
SPI FLASH(4MByte)
G P I O [ 1 : 0 ]
  :   L o c a l   D i m m i n g   D e b u g g i n g  
 
G P I O [ 7 : 3 ]   =   P W M [ 4 : 0 ]
  1 )   G P I O [ 3 ]   :   1 2 0 H z   M o d e   - - >   6 0   o r   1 2 0 H z   ( P r o g r a m m a b l e )
                            2 4 0 H z   M o d e   - - >   1 2 0   o r   2 4 0 H z   ( P r o g r a m m a b l e )
 
  2 )   G P I O [ 4 ]   :   1 2 0 H z   M o d e   - - >   6 0   o r   1 2 0 H z   ( P r o g r a m m a b l e )
                            2 4 0 H z   M o d e   - - >   1 2 0   o r   2 4 0 H z   ( P r o g r a m m a b l e )
 
  3 )   G P I O [ 5 ]   :   1 2 0 H z   M o d e   - - >   1 2 0   o r   2 4 0 H z   ( P r o g r a m m a b l e )
                            2 4 0 H z   M o d e   - - >   2 4 0   o r   4 8 0 H z   ( P r o g r a m m a b l e )
 
  4 )   G P I O [ 6 ]   :   1 2 0 H z   M o d e   - - >   1 2 0 H z   ( F i x e d )
                            2 4 0 H z   M o d e   - - >   2 4 0 H z   ( F i x e d )
 
  5 )   G P I O [ 7 ]   :   1 2 0 H z   M o d e   - - >   1 2 0 H z   ( F i x e d )
                            2 4 0 H z   M o d e   - - >   2 4 0 H z   ( F i x e d )
 
 
GPIO[8]
  :   E x t e r n a l   V s y n c   i n p u t   f o r   L o c a l   D i m m i n g   b l o c k  
 
 
GPIO[10]
  :   T - C o n   L / R   S y n c   M o n i t o r ( A R )
 
G P I O [ 1 2 : 1 1 ]
  :   S / W   I 2 C _ M a s t e r   C H
 
G P I O [ 2 6 : 1 6 ]
  :   B L U   D i r e c t   C o n t r o l   C H
 
G P I O [ 2 8 : 2 7 ]
  :   I 2 C   f o r   P Q   t u n n i n g
I 2 C   S l a v e   A d d r e s s  
0 x 1 C   ( D i r e c t   a c c e s s )
0 x B 2   ( I n - d i r e c t   a c c e s s )
W r i t e   P r o t e c t i o n
-   H I G H   :   N o r m a l   O p e r a t i o n
-   L O W   :   W r i t e   P r o t e c t i o n
W i l l   b e   d e l e t e d   p u l l - u p   r e s i s t o r   f r o m   B 0 + 3 D   D e p t h   B ’ d
L/DIMMING_OPT
OPT
( f o r   F R C 3   J I G )
IMAGE_OPT
13
DISPLAY_OPT
L/D_ON_FRC
OPTION NAME
240Hz
OPT_READY_1
FRAME_OPT
HIGH
12
SOC_OPT
GPIO NO
OPT
OLED
LOW
OPT_READY_2
11
LCD
L/D_ON_MAIN
D e f a u l t
D e f a u l t
15
L 9   ( L G 1 1 5 2 )
22
20
With_TCON
( f o r   7 2 I N C H )
Without_TCON
14
(for NON_72INCH)
MTK
IMAGE_NORMAL
120Hz
21
IMAGE_OPT
JIG_OPT
3               2 3
A l l   o f   O P T   d e c a p s   m u s t   b e   p l a c e d   o n   P C B   B o t t o m   s i d e  
                     
[ 5 1 P   H S - L V D S   i n p u t   w a f e r ]
FRC3 & INPUT
2 0 1 2 . 0 6 . 0 5
EAX64768002
SPI_DI
12507WR-10L
P400
1
2
3
4
5
6
7
8
9
10
11
SPI_CS
12507WR-04L
P403
1
2
3
4
5
33
R405
SPI_SCLK
0
OPT
R401
I2C_SCL_PQ
0
OPT
R402
33
R407
TDI
0 . 1 u F
16V
C406
0
R403
SPI_DO
TDO
1K
R400
+3.3V
33
R408
33
R406
+3.3V
I2C_SDA_S
I2C_SDA_PQ
SPI_DL_MODE
12507WR-08L
P401
1
2
3
4
5
6
7
8
9
UART_TX
TCK
0
R404
UART_RX
12507WR-04L
P402
1
2
3
4
5
TRST_N
+3.3V
I2C_SCL_S
FLASH_WP
TMS
3.3K
R409
10uF
25V
C415
4 . 7 u F
10V
C422
+0.95AVDD
+0.95V_LG1122
0 . 1 u F
16V
C418
4 . 7 u F
10V
C416
+0.95AVDD
+0.95VDC
0 . 1 u F
16V
C420
MLB-201209-0120P-N2
L407
10uF
25V
C412
4 . 7 u F
10V
C413
4 . 7 u F
10V
C419
MLB-201209-0120P-N2
L404
+0.95VDC
+0.95VDC
+1.8V_LG1122
+3.3V_IO
LG1122
IC300
VDD_1
J 9
VDD_2
J 1 0
VDD_3
J 1 1
VDD_4
J 1 6
VDD_5
J 1 7
VDD_6
J 1 8
VDD_7
K9
VDD_8
K18
VDD_9
L9
VDD_10
L18
VDD_11
M9
VDD_12
M18
VDD_13
N9
VDD_14
N18
VDD_15
P9
VDD_16
P18
VDD_17
R9
VDD_18
R18
VDD_19
T9
VDD_20
T18
VDD_21
U9
VDD_22
U18
VDD_23
V9
VDD_24
V10
VDD_25
V11
VDD_26
V12
VDD_27
V13
VDD_28
V14
VDD_29
V15
VDD_30
V16
VDD_31
V17
VDD_32
V18
VDD33_1
F6
VDD33_2
F20
VDD33_3
G6
VDD33_4
H6
VDD33_5
J 6
VDD33_6
K6
VDD33_7
L6
VDD33_8
Y6
VDD33_9
AA6
VDD18_1
E20
VDD18_2
F4
VDD18_3
G4
VDD18_4
H4
VDD18_5
J 4
VDD18_6
AA5
LVRX_VDD18_1
T4
LVRX_VDD18_2
U4
LVRX_VDD18_3
V4
LVRX_VDD18_4
W4
LVTX_VDD18_1
D9
LVTX_VDD18_2
D10
LVTX_VDD18_3
D11
LVTX_VDD18_4
D12
LVTX_VDD18_5
D13
LVTX_VDD18_6
D14
LVTX_VDD18_7
D15
LVTX_VDD18_8
D16
LVTX_VDD18_9
D17
LVTX_VDD_1
J 1 2
LVTX_VDD_2
J 1 3
LVTX_VDD_3
J 1 4
LVTX_VDD_4
J 1 5
AVDD09_1
AE7
AVDD09_2
AF7
AVDD18_1
AE5
AVDD18_2
AF5
+1.8LVDS_TX
+1.8LVDS_RX
+0.95VDC
+1.8V_AVDD
+0.95AVDD
+1.8V_LG1122
MLB-201209-0120P-N2
L402
+1.8LVDS_RX
+1.8LVDS_RX
+1.8LVDS_TX
4 . 7 u F
10V
C403
0 . 1 u F
16V
C409
0 . 1 u F
16V
C408
+1.8V_LG1122
+1.8V_AVDD
4 . 7 u F
10V
C405
4 . 7 u F
10V
C404
4 . 7 u F
10V
C402
0 . 1 u F
16V
C410
+1.8V_LG1122
MLB-201209-0120P-N2
L401
MLB-201209-0120P-N2
L400
4 . 7 u F
10V
C401
4 . 7 u F
10V
C400
+1.8V_AVDD
+1.8LVDS_TX
0 . 1 u F
16V
C407
10uF
25V
C414
+3.3V
4 . 7 u F
10V
C417
+3.3V_IO
4 . 7 u F
10V
C421
+3.3V_IO
10uF
25V
C411
MLB-201209-0120P-N2
L405
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
LG1122
IC300
VSS_1
B1
VSS_2
C7
VSS_3
D4
VSS_4
D5
VSS_5
D6
VSS_6
D7
VSS_7
D8
VSS_8
D18
VSS_9
D19
VSS_10
D20
VSS_11
D21
VSS_12
D25
VSS_13
D26
VSS_14
E4
VSS_15
E5
VSS_16
E6
VSS_17
E7
VSS_18
E8
VSS_19
E9
VSS_20
E10
VSS_21
E11
VSS_22
E12
VSS_23
E13
VSS_24
E14
VSS_25
E15
VSS_26
E16
VSS_27
E17
VSS_28
E18
VSS_29
E19
VSS_30
E21
VSS_31
E24
VSS_32
F5
VSS_33
F7
VSS_34
F8
VSS_35
F9
VSS_36
F10
VSS_37
F11
VSS_38
F12
VSS_39
F13
VSS_40
F14
VSS_41
F15
VSS_42
F16
VSS_43
F17
VSS_44
F18
VSS_45
F19
VSS_46
F21
VSS_47
F23
VSS_48
G5
VSS_49
G21
VSS_50
G23
VSS_51
H5
VSS_52
H8
VSS_53
H9
VSS_54
H10
VSS_55
H11
VSS_56
H12
VSS_57
H13
VSS_58
H14
VSS_59
H15
VSS_60
H16
VSS_61
H17
VSS_62
H18
VSS_63
H19
VSS_64
H21
VSS_65
H22
VSS_66
H23
VSS_67
J 5
VSS_68
J 8
VSS_69
J 1 9
VSS_70
J 2 1
VSS_71
J 2 2
VSS_72
K4
VSS_73
K5
VSS_74
K8
VSS_75
K10
VSS_76
K11
VSS_77
K12
VSS_78
K13
VSS_79
K14
VSS_80
K15
VSS_81
K16
VSS_82
K17
VSS_83
K19
VSS_84
K21
VSS_85
K22
VSS_86
L4
VSS_87
L5
VSS_88
L8
VSS_89
L10
VSS_90
L11
VSS_91
L12
VSS_92
L13
VSS_93
L14
VSS_94
L15
VSS_95
L16
VSS_96
L17
VSS_97
L19
VSS_98
L21
VSS_99
L22
VSS_100
M4
VSS_101
M5
VSS_102
M6
VSS_103
M8
VSS_104
M10
VSS_105
M11
VSS_106
M12
VSS_107
M13
VSS_108
M14
VSS_109
M15
VSS_110
M16
VSS_111
M17
VSS_112
M19
VSS_113
M21
VSS_114
M22
VSS_115
N4
VSS_116
N5
VSS_117
N6
VSS_118
N8
VSS_119
N10
VSS_120
N11
VSS_121
N12
VSS_122
N13
VSS_123
N14
VSS_124
N15
VSS_125
N16
VSS_126
N17
VSS_127
N19
VSS_128
N21
VSS_129
N22
VSS_130
N24
VSS_131
P4
VSS_132
P5
VSS_133
P6
VSS_134
P8
VSS_135
P10
VSS_136
P11
VSS_137
P12
VSS_138
P13
VSS_139
P14
VSS_140
P15
VSS_141
P16
VSS_142
P17
VSS_143
P19
VSS_144
P21
VSS_145
P22
VSS_146
P24
VSS_147
R4
VSS_148
R5
VSS_149
R6
VSS_150
R8
VSS_151
R10
VSS_152
R11
VSS_153
R12
VSS_154
R13
VSS_155
R14
VSS_156
R15
VSS_157
R16
VSS_158
R17
VSS_159
R19
VSS_160
R21
VSS_161
R22
VSS_162
T5
VSS_163
T6
VSS_164
T8
VSS_165
T10
VSS_166
T11
VSS_167
T12
VSS_168
T13
VSS_169
T14
VSS_170
T15
VSS_171
T16
VSS_172
T17
VSS_173
T19
VSS_174
T21
VSS_175
T22
VSS_176
U5
VSS_177
U6
VSS_178
U8
VSS_179
U10
VSS_180
U11
VSS_181
U12
VSS_182
U13
VSS_183
U14
VSS_184
U15
VSS_185
U16
VSS_186
U17
VSS_187
U19
VSS_188
U21
VSS_189
U22
VSS_190
V5
VSS_191
V6
VSS_192
V8
VSS_193
V19
VSS_194
V21
VSS_195
V22
VSS_196
W5
VSS_197
W6
VSS_198
W8
VSS_199
W9
VSS_200
W10
VSS_201
W11
VSS_202
W12
VSS_203
W13
VSS_204
W14
VSS_205
W15
VSS_206
W16
VSS_207
W17
VSS_208
W18
VSS_209
W19
VSS_210
W21
VSS_211
W22
VSS_212
Y4
VSS_213
Y5
VSS_214
Y21
VSS_215
Y22
VSS_216
AA4
VSS_217
AA7
VSS_218
AA8
VSS_219
AA9
VSS_220
AA10
VSS_221
AA11
VSS_222
AA12
VSS_223
AA13
VSS_224
AA14
VSS_225
AA15
VSS_226
AA16
VSS_227
AA17
VSS_228
AA18
VSS_229
AA19
VSS_230
AA20
VSS_231
AA21
VSS_232
AA22
VSS_233
AA23
VSS_234
AB6
VSS_235
AB7
VSS_236
AB8
VSS_237
AB9
VSS_238
AB10
VSS_239
AB11
VSS_240
AB12
VSS_241
AB13
VSS_242
AB14
VSS_243
AB15
VSS_244
AB16
VSS_245
AB17
VSS_246
AB18
VSS_247
AB19
VSS_248
AB20
VSS_249
AB21
VSS_250
AB22
VSS_251
AB23
VSS_252
AC6
VSS_253
AC7
VSS_254
AC8
VSS_255
AC9
VSS_256
AC10
VSS_257
AC23
VSS_258
AC24
VSS_259
AC25
VSS_260
AC26
VSS_261
AD6
VSS_262
AD7
VSS_263
AD8
VSS_264
AD17
VSS_265
AD18
VSS_266
AE8
VSS_267
AF4
VSS_268
AF8
MLB-201209-0120P-N2
L403
MLB-201209-0120P-N2
L406
OPT
+3.3V
+0.95VDC
I 2 C   F o r   P Q   t u n n i n g
UART For CPU
S P I / I 2 C   F o r   A a r d v a k   I n t e r f a c e
F o r   J T A G   I n t e r f a c e
+0.95V Decaps
+0.9AVDD Decaps
+ 0 . 9 V   P o w e r   S e p a r a t i o n
+1.8VLVDS_TX Decaps
+ 1 . 8 V   P o w e r   S e p a r a t i o n
+1.8VLVDS_RX Decaps
+3.3V_IO Decaps
+ 3 . 3 V   P o w e r   S e p a r a t i o n
A l l   o f   O P T   d e c a p s   m u s t   b e   p l a c e d   o n   P C B   B o t t o m   s i d e  
                     
4               2 1
2 0 1 2 . 0 6 . 0 5
EAX64768002
LG1122_DDR1_CKE
100 1%
R510
0 . 1 u F
C510
LG1122_DDR1_DM[1]
240
1%
R500
LG1122_DDR1_RASN
0 . 1 u F
C513
LG1122_DDR1_DM[0]
0 . 1 u F
C502
+0.75V_VREF1_D0
0 . 1 u F
C515
LG1122_DDR1_DQS_N[1]
+1.5VQ1
LG1122_DDR1_DATA[0-15]
1K
1%
R507
+0.75V_VREF1_M0
LG1122_DDR1_A[0-12]
LG1122_DDR1_BA[0]
LG1122_DDR1_BA[1]
0 . 1 u F
C508
0 . 1 u F
C511
LG1122_DDR1_RESET_N
LG1122_DDR1_DQS_N[0]
LG1122_DDR1_DQS[1]
0 . 1 u F
C503
0 . 1 u F
C505
LG1122_DDR1_CASN
1000pF
C506
LG1122_DDR1_CASN
LG1122_DDR1_DQS[0]
+0.75V_VREF1_D1
LG1122_DDR1_A[0-12]
LG1122_DDR1_DATA[0-15]
0 . 1 u F
C507
1000pF
C509
LG1122_DDR1_WEN
1K
1%
R505
1000pF
C504
LG1122_DDR1_ODT
0 . 1 u F
C500
+1.5VQ1
LG1122_DDR1_BA[2]
240
1%
R511
LG1122_DDR1_RASN
LG1122_DDR1_ODT
+1.5VQ1
+0.75V_VREF1_D1
LG1122_DDR1_DQS_N[1]
+0.75V_VREF1_D0
LG1122_DDR1_CLK
+1.5VQ1
LG1122_DDR1_BA[2]
+1.5V_LG1122
LG1122_DDR1_CKE
+1.5VQ1
LG1122_DDR1_BA[0]
+0.75V_VREF1_M0
LG1122_DDR1_CLKN
LG1122_DDR1_CLKN
1K
1%
R503
+0.75V_VREF1_D1
+0.75V_VREF1_M1
+1.5VQ1
1K
1%
R501
LG1122_DDR1_DM[0]
1000pF
C514
0 . 1 u F
C517
+0.75V_VREF1_M1
+1.5VQ1
LG1122_DDR1_DQS[0]
LG1122_DDR1_WEN
LG1122_DDR1_RESET_N
1K
1%
R506
1K
1%
R504
0 . 1 u F
C518
+0.75V_VREF1_D0
0 . 1 u F
C501
1K
1%
R508
LG1122_DDR1_DQS[1]
LG1122_DDR1_DM[1]
LG1122_DDR1_DQS_N[0]
+1.5VQ1
LG1122_DDR1_CLK
1K
1%
R502
LG1122_DDR1_BA[1]
+1.5VQ1
H5TQ1G63DFR-PBC
IC500
A0
N3
A1
P7
A2
P3
A3
N2
A4
P8
A5
P2
A6
R8
A7
R2
A8
T8
A9
R3
A10/AP
L7
A11
R7
A12/BC
N7
A13
T3
A15
M7
BA0
M2
BA1
N8
BA2
M3
CK
J 7
CK
K7
CKE
K9
CS
L2
ODT
K1
RAS
J 3
CAS
K3
WE
L3
RESET
T2
DQSL
F3
DQSL
G3
DQSU
C7
DQSU
B7
DML
E7
DMU
D3
DQL0
E3
DQL1
F7
DQL2
F2
DQL3
F8
DQL4
H3
DQL5
H8
DQL6
G2
DQL7
H7
DQU0
D7
DQU1
C3
DQU2
C8
DQU3
C2
DQU4
A7
DQU5
A2
DQU6
B8
DQU7
A3
VREFCA
M8
VREFDQ
H1
ZQ
L8
VDD_1
B2
VDD_2
D9
VDD_3
G7
VDD_4
K2
VDD_5
K8
VDD_6
N1
VDD_7
N9
VDD_8
R1
VDD_9
R9
VDDQ_1
A1
VDDQ_2
A8
VDDQ_3
C1
VDDQ_4
C9
VDDQ_5
D2
VDDQ_6
E9
VDDQ_7
F1
VDDQ_8
H2
VDDQ_9
H9
NC_1
J 1
NC_2
J 9
NC_3
L1
NC_4
L9
NC_6
T7
VSS_1
A9
VSS_2
B3
VSS_3
E1
VSS_4
G8
VSS_5
J 2
VSS_6
J 8
VSS_7
M1
VSS_8
M9
VSS_9
P1
VSS_10
P9
VSS_11
T1
VSS_12
T9
VSSQ_1
B1
VSSQ_2
B9
VSSQ_3
D1
VSSQ_4
D8
VSSQ_5
E2
VSSQ_6
E8
VSSQ_7
F9
VSSQ_8
G1
VSSQ_9
G9
MLB-201209-0120P-N2
L500
4 . 7 u F
10V
C512
4 . 7 u F
10V
C516
LG1122
IC300
DDR0_A[0]
AB25
DDR0_A[1]
F26
DDR0_A[2]
AB24
DDR0_A[3]
Y24
DDR0_A[4]
G26
DDR0_A[5]
Y25
DDR0_A[6]
G25
DDR0_A[7]
Y26
DDR0_A[8]
G24
DDR0_A[9]
AA26
DDR0_A[10]
H26
DDR0_A[11]
F25
DDR0_A[12]
H24
DDR0_A[13]
AA25
DDR0_A[14]
F24
DDR0_DQ[0]
T26
DDR0_DQ[1]
L24
DDR0_DQ[2]
U24
DDR0_DQ[3]
K26
DDR0_DQ[4]
U26
DDR0_DQ[5]
K24
DDR0_DQ[6]
U25
DDR0_DQ[7]
K25
DDR0_DQ[8]
M25
DDR0_DQ[9]
R26
DDR0_DQ[10]
L26
DDR0_DQ[11]
T24
DDR0_DQ[12]
M26
DDR0_DQ[13]
R25
DDR0_DQ[14]
M24
DDR0_DQ[15]
R24
DDR0_CK
J 2 6
DDR0_CK_N
J 2 5
DDR0_DQS[0]
P26
DDR0_DQS_N[0]
P25
DDR0_DQS[1]
N26
DDR0_DQS_N[1]
N25
DDR0_CKE
J 2 4
DDR0_WE_N
W24
DDR0_RAS_N
V24
DDR0_CAS_N
V25
DDR0_ODT
V26
DDR0_DM[0]
L25
DDR0_DM[1]
T25
DDR0_BA[0]
W25
DDR0_BA[1]
H25
DDR0_BA[2]
W26
DDR0_RST_N
AA24
DDR0_ZQ_CAL
E25
DDR0_VREF0
AB26
DDR0_VREF1
E26
DDR0_VDDQ_1
J 2 3
DDR0_VDDQ_2
K23
DDR0_VDDQ_3
L23
DDR0_VDDQ_4
M23
DDR0_VDDQ_5
N23
DDR0_VDDQ_6
P23
DDR0_VDDQ_7
R23
DDR0_VDDQ_8
T23
DDR0_VDDQ_9
U23
DDR0_VDDQ_10
V23
DDR0_VDDQ_11
W23
DDR0_VDDQ_12
Y23
DDR1_A[0]
AE9
DDR1_A[1]
AF25
DDR1_A[2]
AD9
DDR1_A[3]
AD11
DDR1_A[4]
AF24
DDR1_A[5]
AE11
DDR1_A[6]
AE24
DDR1_A[7]
AF11
DDR1_A[8]
AD24
DDR1_A[9]
AF10
DDR1_A[10]
AF23
DDR1_A[11]
AE25
DDR1_A[12]
AD23
DDR1_A[13]
AE10
DDR1_A[14]
AD25
DDR1_DQ[0]
AF15
DDR1_DQ[1]
AD20
DDR1_DQ[2]
AD14
DDR1_DQ[3]
AF21
DDR1_DQ[4]
AF14
DDR1_DQ[5]
AD21
DDR1_DQ[6]
AE14
DDR1_DQ[7]
AE21
DDR1_DQ[8]
AE19
DDR1_DQ[9]
AF16
DDR1_DQ[10]
AF20
DDR1_DQ[11]
AD15
DDR1_DQ[12]
AF19
DDR1_DQ[13]
AE16
DDR1_DQ[14]
AD19
DDR1_DQ[15]
AD16
DDR1_CK
AF22
DDR1_CK_N
AE22
DDR1_DQS[0]
AF17
DDR1_DQS_N[0]
AE17
DDR1_DQS[1]
AF18
DDR1_DQS_N[1]
AE18
DDR1_CKE
AD22
DDR1_WE_N
AD12
DDR1_RAS_N
AD13
DDR1_CAS_N
AE13
DDR1_ODT
AF13
DDR1_DM[0]
AE20
DDR1_DM[1]
AE15
DDR1_BA[0]
AE12
DDR1_BA[1]
AE23
DDR1_BA[2]
AF12
DDR1_RST_N
AD10
DDR1_ZQ_CAL
AD26
DDR1_VREF0
AF9
DDR1_VREF1
AE26
DDR1_VDDQ_1
AC11
DDR1_VDDQ_2
AC12
DDR1_VDDQ_3
AC13
DDR1_VDDQ_4
AC14
DDR1_VDDQ_5
AC15
DDR1_VDDQ_6
AC16
DDR1_VDDQ_7
AC17
DDR1_VDDQ_8
AC18
DDR1_VDDQ_9
AC19
DDR1_VDDQ_10
AC20
DDR1_VDDQ_11
AC21
DDR1_VDDQ_12
AC22
150
R509
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
LG1122_DDR1_A[5]
LG1122_DDR1_DATA[2]
LG1122_DDR1_DATA[15]
LG1122_DDR1_A[8]
LG1122_DDR1_DATA[3]
LG1122_DDR1_DATA[3]
LG1122_DDR1_DATA[13]
LG1122_DDR1_DATA[9]
LG1122_DDR1_A[1]
LG1122_DDR1_A[10]
LG1122_DDR1_A[9]
LG1122_DDR1_A[4]
LG1122_DDR1_A[3]
LG1122_DDR1_DATA[9]
LG1122_DDR1_DATA[4]
LG1122_DDR1_A[7]
LG1122_DDR1_DATA[4]
LG1122_DDR1_DATA[8]
LG1122_DDR1_A[5]
LG1122_DDR1_A[12]
LG1122_DDR1_DATA[0]
LG1122_DDR1_DATA[15]
LG1122_DDR1_DATA[8]
LG1122_DDR1_A[8]
LG1122_DDR1_DATA[0]
LG1122_DDR1_A[0]
LG1122_DDR1_DATA[14]
LG1122_DDR1_DATA[11]
LG1122_DDR1_A[11]
LG1122_DDR1_DATA[11]
LG1122_DDR1_A[6]
LG1122_DDR1_DATA[10]
LG1122_DDR1_A[11]
LG1122_DDR1_A[9]
LG1122_DDR1_DATA[5]
LG1122_DDR1_A[6]
LG1122_DDR1_DATA[14]
LG1122_DDR1_DATA[6]
LG1122_DDR1_A[3]
LG1122_DDR1_A[10]
LG1122_DDR1_DATA[12]
LG1122_DDR1_DATA[1]
LG1122_DDR1_DATA[10]
LG1122_DDR1_A[12]
LG1122_DDR1_A[1]
LG1122_DDR1_A[2]
LG1122_DDR1_DATA[7]
LG1122_DDR1_DATA[7]
LG1122_DDR1_DATA[5]
LG1122_DDR1_A[2]
LG1122_DDR1_DATA[1]
LG1122_DDR1_A[7]
LG1122_DDR1_DATA[13]
LG1122_DDR1_DATA[12]
LG1122_DDR1_A[4]
LG1122_DDR1_A[0]
LG1122_DDR1_DATA[6]
LG1122_DDR1_DATA[2]
D D R 3   1 . 5 V   b e C a p s   -   P l a c e   t h e s e   c a p s   n e a r   M e m o r y
DDR1 PHY VREF
D D R 3   1 . 5 V / 0 . 7 5 V   D e c a p  
-   P l a c e   t h e s e   c a p s   n e a r   I C 1 0 0
5               2 1
2 0 1 2 . 0 6 . 0 5
EAX64768002
LG1122_TXA0P
LG1122_TXA0N
LG1122_TXA1P
LG1122_TXA1N
LG1122_TXA2P
LG1122_TXA2N
LG1122_TXA3P
LG1122_TXA3N
LG1122_TXA4P
LG1122_TXA4N
LG1122_TXB0P
LG1122_TXB0N
LG1122_TXB1N
LG1122_TXB1P
LG1122_TXB2N
LG1122_TXB2P
LG1122_TXB3N
LG1122_TXB3P
LG1122_TXB4N
LG1122_TXB4P
LG1122_TXBCLKN
LG1122_TXBCLKP
LG1122_TXC0N
LG1122_TXC0P
LG1122_TXC1N
LG1122_TXC1P
LG1122_TXC2N
LG1122_TXC2P
LG1122_TXC3N
LG1122_TXC3P
LG1122_TXC4N
LG1122_TXC4P
LG1122_TXD0N
LG1122_TXD0P
LG1122_TXD1N
LG1122_TXD1P
LG1122_TXD2N
LG1122_TXD2P
LG1122_TXD3N
LG1122_TXD3P
LG1122_TXD4N
LG1122_TXD4P
LG1122_TXDCLKN
LG1122_TXDCLKP
SPLT_TXA1N
SPLT_TXA4P
SPLT_TXB0P
SPLT_TXBCLKP
SPLT_TXA1P
SPLT_TXA3N
SPLT_TXBCLKN
SPLT_TXA0P
SPLT_TXA4N
SPLT_TXA3P
SPLT_TXB1N
SPLT_TXA0N
SPLT_TXACLKP
SPLT_TXA2N
SPLT_TXB1P
SPLT_TXB2N
SPLT_TXACLKN
SPLT_TXA2P
SPLT_TXB0N
SPLT_TXB2P
SPLT_TXB4P
SPLT_TXB4N
SPLT_TXB3N
SPLT_TXB3P
SPLT_TXC0N
SPLT_TXC0P
SPLT_TXC1P
SPLT_TXC1N
SPLT_TXC2P
SPLT_TXC2N
SPLT_TXCCLKP
SPLT_TXCCLKN
SPLT_TXC3P
SPLT_TXC3N
SPLT_TXC4P
SPLT_TXC4N
SPLT_TXD0P
SPLT_TXD0N
SPLT_TXD1P
SPLT_TXD1N
SPLT_TXD2P
SPLT_TXD2N
SPLT_TXDCLKP
SPLT_TXDCLKN
SPLT_TXD3P
SPLT_TXD3N
SPLT_TXD4P
SPLT_TDI
SPLT_TCK
SPLT_TMS
SPLT_CONFIG_DONE
SPLT_MSEL[0]
SPLT_MSEL[1]
SPLT_MSEL[2]
SPLT_MSEL[3]
SPLT_ASDO
SPLT_STATUS
SPLT_DCLK
SPLT_DATAO
SPLT_CONFIG
SPLT_CE
SPLT_CSO
SPLT_TXD4N
SPLT_SDA2V5
SPLT_SCL2V5
SPLT_LED[0]
SPLT_RESET2V5
SPLT_SYSCLK
SPLT_TP[0]
SPLT_TP[4]
SPLT_TP[5]
PA138A_READY
SPLT_TP[6]
FMT_RESET2V5
100
1%
R617
100
1%
R618
100
1%
R623
100
1%
R619
100
1%
R624
100
1%
R625
100
1%
R620
100
1%
R621
100
1%
R622
100
1%
R606
100
1%
R607
100
1%
R608
100
1%
R611
100
1%
R609
100
1%
R612
100
1%
R610
100
1%
R600
100
1%
R601
100
1%
R602
100
1%
R603
100
1%
R604
100
1%
R605
FMTA_SYNC[1]
FMTB_SYNC[1]
FMTA_SYNC[0]
FMTB_SYNC[0]
SPLT_SYNC[1]
SPLT_SYNC[0]
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
0
R615
0
R614
0
R613
0
R616
LG1122_3DLR
SPLT_3DLR
SPLT_TDO
LG1122_TXCCLKN
LG1122_TXCCLKP
22
R627
100
1%
R628
PA138_RESET2V5
22
R626
22
R629
FMTA_CONFIG_DONE
FMTB_CONFIG_DONE
22
R630
22
R631
EP4CE15F23I7N
IC600
IO_1
H5
IO/DIFFIO_L1P
B2
IO/DIFFIO_L1N
B1
IO_2
G5
IO/DIFFIO_L2P/NRESET
E4
IO/DIFFIO_L2N
E3
IO/DIFFIO_L3P
C2
IO/DIFFIO_L3N
C1
IO/DIFFIO_L4P
D2
IO/DIFFIO_L4N/DATA1/ASDO
D1
IO/VREFB1N0
H7
IO/DIFFIO_L5P
H6
IO/DIFFIO_L5N
J 6
IO/DIFFIO_L6P/FLASH_NCE/NCSO
E2
IO/DIFFIO_L6N
E1
IO/DIFFIO_L7P
F2
IO/DIFFIO_L7N
F1
IO/DIFFIO_L8P
G4
IO/DIFFIO_L8N
G3
NSTATUS/NSTATUS
K6
IO/DIFFIO_L9P
L8
IO/DIFFIO_L9N
K8
IO/DIFFIO_L10P
J 7
IO_3
K7
IO_4
J 4
IO/DIFFIO_L11P
H2
IO/DIFFIO_L11N
H1
IO/VREFB1N1
J 3
IO/DIFFIO_L12P
J 2
IO/DIFFIO_L12N
J 1
DCLK/DCLK
K2
IO/DATA0
K1
NCONFIG/NCONFIG
K5
TDI/TDI
L5
TCK/TCK
L2
TMS/TMS
L1
TDO/TDO
L4
NCE/NCE
L3
CLK1/DIFFCLK_0N
G1
EP4CE15F23I7N
IC600
CLK2/DIFFCLK_1P
T2
CLK3/DIFFCLK_1N
T1
IO/DIFFIO_L13P
L6
IO/DIFFIO_L13N
M6
IO/DIFFIO_L14P
M2
IO/DIFFIO_L14N
M1
IO/DIFFIO_L15P
M4
IO/DIFFIO_L15N
M3
IO/DIFFIO_L16P
N2
IO/DIFFIO_L16N
N1
IO_5
L7
IO/VREFB2N0
M5
IO/DIFFIO_L17P
P2
IO/DIFFIO_L17N
P1
IO/DIFFIO_L18P
R2
IO/DIFFIO_L18N
R1
IO_6
N5
IO/DIFFIO_L19P
P4
IO/DIFFIO_L19N
P3
IO/DIFFIO_L20P
U2
IO/DIFFIO_L20N
U1
IO/DIFFIO_L21P
V2
IO/DIFFIO_L21N
V1
IO_7
P5
IO/DIFFIO_L22P
N6
IO/DIFFIO_L22N
M7
IO/DIFFIO_L23P
M8
IO/DIFFIO_L23N
N8
IO/DIFFIO_L24P
W2
IO/DIFFIO_L24N
W1
IO/DIFFIO_L25P
Y2
IO/DIFFIO_L25N
Y1
IO/VREFB2N1
T3
IO/DIFFIO_L26P
N7
IO/DIFFIO_L26N
P7
IO/DIFFIO_L27N
AA1
IO/RUP1
V4
IO/RDN1
V3
IO/DIFFIO_L28P
P6
IO/DIFFIO_L28N
R5
IO_8
T4
IO/DIFFIO_L29P
T5
IO/DIFFIO_L29N
R6
IO/DIFFIO_L30P
R7
IO/DIFFIO_L30N
T7
IO/DIFFIO_L31P
P8
IO/DIFFIO_L31N
R8
EP4CE15F23I7N
IC600
IO/DIFFIO_B1P
R9
IO/DIFFIO_B1N
T8
IO/DIFFIO_B2P
R10
IO/DIFFIO_B2N
T9
IO/DIFFIO_B3P
V6
IO/DIFFIO_B3N
V5
IO/DIFFIO_B4P
U7
IO/DIFFIO_B4N
U8
IO/VREFB3N1
Y4
IO/DIFFIO_B5P
R11
IO/DIFFIO_B5N
R12
IO/DIFFIO_B6P
Y3
IO_9
Y6
IO/PLL1_CLKOUTP
AA3
IO/PLL1_CLKOUTN
AB3
IO/DIFFIO_B7P
W6
IO/DIFFIO_B7N
V7
IO/DIFFIO_B8P
AA4
IO/DIFFIO_B8N
AB4
IO/DIFFIO_B9P
AA5
IO/DIFFIO_B9N
AB5
IO/DIFFIO_B10P
W7
IO/DIFFIO_B10N
Y7
IO/DIFFIO_B11P
U9
IO/DIFFIO_B11N
V8
IO_10
W8
IO/DIFFIO_B12P
AA7
IO/DIFFIO_B12N
AB7
IO/DIFFIO_B13P
Y8
IO/VREFB3N0
V9
IO_11
V10
IO/DIFFIO_B14P
T10
IO/DIFFIO_B14N
U10
IO/DIFFIO_B15P
AA8
IO/DIFFIO_B15N
AB8
IO_12
T11
IO/DIFFIO_B16P
AA9
IO/DIFFIO_B16N
AB9
IO_13
U11
IO/DIFFIO_B17P
V11
IO/DIFFIO_B17N
W10
IO/DIFFIO_B18P
Y10
IO/DIFFIO_B18N
AA10
IO_14
AB10
CLK15/DIFFCLK_6P
AA11
CLK14/DIFFCLK_6N
AB11
EP4CE15F23I7N
IC600
CLK13/DIFFCLK_7P
AA12
CLK12/DIFFCLK_7N
AB12
IO/DIFFIO_B19P
AA13
IO/DIFFIO_B19N
AB13
IO/DIFFIO_B20P
AA14
IO/DIFFIO_B20N
AB14
IO_15
V12
IO/DIFFIO_B21P
W13
IO/DIFFIO_B21N
Y13
IO/DIFFIO_B22P
AA15
IO/DIFFIO_B22N
AB15
IO/DIFFIO_B23P
U12
IO/DIFFIO_B23N
T12
IO/DIFFIO_B24P
AA16
IO/DIFFIO_B24N
AB16
IO/DIFFIO_B25P
AA17
IO/DIFFIO_B25N
AB17
IO_16
R13
IO_17
V13
IO/VREFB4N1
W14
IO/DIFFIO_B26P
U13
IO/DIFFIO_B26N
V14
IO/DIFFIO_B27P
V15
IO/DIFFIO_B27N
W15
IO/DIFFIO_B28P
T14
IO/DIFFIO_B28N
T15
IO_18
AB18
IO_19
AA18
IO/RUP2
AA19
IO/RDN2
AB19
IO/DIFFIO_B29P
W17
IO/DIFFIO_B29N
Y17
IO/VREFB4N0
V16
IO/DIFFIO_B30P
AA20
IO/DIFFIO_B30N
AB20
IO/PLL4_CLKOUTP
T16
IO/PLL4_CLKOUTN
R16
IO/DIFFIO_B31P
U15
IO/DIFFIO_B31N
U14
IO/DIFFIO_B32P
R14
IO/DIFFIO_B32N
R15
EP4CE15F23I7N
IC600
IO/DIFFIO_R35P
AA21
IO_20
P14
IO/RUP3
T17
IO/RDN3
T18
IO/DIFFIO_R34N
W20
IO/DIFFIO_R34P
W19
IO/DIFFIO_R33N
Y22
IO/DIFFIO_R33P
Y21
IO/DIFFIO_R32N
U20
IO/DIFFIO_R32P
U19
IO_21
N14
IO/DIFFIO_R31N
W22
IO/DIFFIO_R31P
W21
IO/DIFFIO_R30N
P15
IO/DIFFIO_R30P
P16
IO/VREFB5N1
R17
IO/DIFFIO_R29N
M15
IO/DIFFIO_R29P
N15
IO_22
P17
IO/DIFFIO_R28N
V22
IO/DIFFIO_R28P
V21
IO_23
R20
IO/DIFFIO_R27N
U22
IO/DIFFIO_R27P
U21
IO/DIFFIO_R26N
R18
IO/DIFFIO_R26P
R19
IO_24
N16
IO/DIFFIO_R25N
R22
IO/DIFFIO_R25P
R21
IO/VREFB5N0
P20
IO/DIFFIO_R24N
P22
IO/DIFFIO_R24P
P21
IO/DIFFIO_R23N
N20
IO/DIFFIO_R23P
N19
IO/DIFFIO_R22N
N17
IO/DIFFIO_R22P
N18
IO/DIFFIO_R21N/DEV_OE
N22
IO/DIFFIO_R21P/DEV_CLRN
N21
IO/DIFFIO_R20N
M22
IO/DIFFIO_R20P
M21
IO/DIFFIO_R19N
M20
IO/DIFFIO_R19P
M19
IO_25
M16
CLK7/DIFFCLK_3N
T22
CLK6/DIFFCLK_3P
T21
EP4CE15F23I7N
IC600
CLK5/DIFFCLK_2N
G22
CLK4/DIFFCLK_2P
G21
CONF_DONE/CONF_DONE
M18
MSEL0/MSEL0
M17
MSEL1/MSEL1
L18
MSEL2/MSEL2
L17
MSEL3/MSEL3
K20
IO/DIFFIO_R18N
L16
IO/DIFFIO_R18P
L15
IO/DIFFIO_R17N/INIT_DONE
L22
IO/DIFFIO_R17P/CRC_ERROR
L21
IO_26
K15
IO/VREFB6N1
K19
IO_27
J 1 5
IO/DIFFIO_R16N/NCEO
K22
IO/DIFFIO_R16P/CLKUSR
K21
IO/DIFFIO_R15N
J 2 2
IO/DIFFIO_R15P
J 2 1
IO/DIFFIO_R14N
J 1 6
IO/DIFFIO_R14P
K16
IO/DIFFIO_R13N
H22
IO/DIFFIO_R13P
H21
IO/DIFFIO_R12N
K17
IO/DIFFIO_R12P
K18
IO_28
J 1 8
IO/DIFFIO_R11N
F22
IO/DIFFIO_R11P
F21
IO/DIFFIO_R10N
H20
IO/DIFFIO_R10P
H19
IO/DIFFIO_R9N/NEW
E22
IO/DIFFIO_R9P/NOE
E21
IO/VREFB6N0
H18
IO/DIFFIO_R8N
J 1 7
IO/DIFFIO_R8P
H16
IO/DIFFIO_R7N
D22
IO/DIFFIO_R7P
D21
IO/DIFFIO_R6N/NAVD
F20
IO/DIFFIO_R6P
F19
IO/DIFFIO_R5N/PADD23
G18
IO/DIFFIO_R5P
H17
IO/DIFFIO_R4N
C22
IO/DIFFIO_R4P
C21
IO/DIFFIO_R3N/PADD22
B22
IO/DIFFIO_R3P/PADD21
B21
IO/DIFFIO_R2N/PADD20
C20
IO/DIFFIO_R2P
D20
IO/DIFFIO_R1N
F17
IO/DIFFIO_R1P
G17
EP4CE15F23I7N
IC600
IO/DIFFIO_T32N
F16
IO/DIFFIO_T32P
E16
IO/DIFFIO_T31N
F15
IO/DIFFIO_T31P
G16
IO/DIFFIO_T30N
G15
IO/DIFFIO_T30P
F14
IO_29
G14
IO/VREFB7N0
D17
IO/DIFFIO_T29N
C19
IO/DIFFIO_T29P
D19
IO/PLL2_CLKOUTN
A20
IO/PLL2_CLKOUTP
B20
IO_30
C17
IO/DIFFIO_T28N
H15
IO/DIFFIO_T28P
H14
IO/RUP4
B19
IO/RDN4
A19
IO/DIFFIO_T27N
A18
IO/DIFFIO_T27P/PADD0
B18
IO/DIFFIO_T26N
D15
IO/DIFFIO_T26P
E15
IO_31
G13
IO/DIFFIO_T25N/PADD1
A17
IO/DIFFIO_T25P/PADD2
B17
IO/DIFFIO_T24N
A16
IO/DIFFIO_T24P
B16
IO/VREFB7N1
C15
IO/DIFFIO_T23N/PADD3
E14
IO/DIFFIO_T23P
F12
IO/DIFFIO_T22N
H13
IO/DIFFIO_T22P
H12
IO/DIFFIO_T21N
G12
IO/DIFFIO_T21P/PADD4
F13
IO/DIFFIO_T20N/PADD5
A15
IO/DIFFIO_T20P/PADD6
B15
IO/DIFFIO_T19N/PADD7
C13
IO/DIFFIO_T19P/PADD8
D13
IO_32
E13
IO/DIFFIO_T18N/PADD9
A14
IO/DIFFIO_T18P/PADD10
B14
IO/DIFFIO_T17N/PADD11
A13
IO/DIFFIO_T17P/PADD12
B13
IO_33
E12
IO/DIFFIO_T16N/PADD13
E11
IO/DIFFIO_T16P/PADD14
F11
CLK8/DIFFCLK_5N
A12
CLK9/DIFFCLK_5P
B12
EP4CE15F23I7N
IC600
CLK10/DIFFCLK_4N
A11
CLK11/DIFFCLK_4P
B11
IO_34
H11
IO/DIFFIO_T15N
D10
IO/DIFFIO_T15P
E10
IO/DIFFIO_T14N
A10
IO/DIFFIO_T14P/PADD15
B10
IO/DIFFIO_T13N/PADD16
A9
IO/DIFFIO_T13P/PADD17
B9
IO_35
C10
IO_36
G11
IO/DIFFIO_T12N/DATA2
A8
IO/DIFFIO_T12P/DATA3
B8
IO/DIFFIO_T11N/PADD18
A7
IO/DIFFIO_T11P/DATA4
B7
IO/DIFFIO_T10N/PADD19
A6
IO/DIFFIO_T10P/DATA15
B6
IO/VREFB8N0
E9
IO/DIFFIO_T9N/DATA14
C8
IO/DIFFIO_T9P/DATA13
C7
IO/DIFFIO_T8N
G10
IO/DIFFIO_T8P
G9
IO/DIFFIO_T7N
H10
IO/DIFFIO_T7P
H9
IO/DATA5
A5
IO_37
B5
IO/DIFFIO_T6N
F9
IO/DIFFIO_T6P/DATA6
F10
IO/DATA7
C6
IO/DIFFIO_T5N
A4
IO/DIFFIO_T5P/DATA8
B4
IO/DIFFIO_T4N/DATA9
F8
IO/DIFFIO_T4P
G8
IO/DIFFIO_T3N/DATA10
A3
IO/DIFFIO_T3P/DATA11
B3
IO/VREFB8N1
D6
IO_38
E7
IO/DIFFIO_T2N
C3
IO/DIFFIO_T2P/DATA12
C4
IO/DIFFIO_T1N
F7
IO/DIFFIO_T1P
G7
IO/PLL3_CLKOUTN
E6
IO/PLL3_CLKOUTP
E5
6               2 3
SPLT I/O
2 0 1 2 . 0 6 . 0 5
EAX64768002
Page of 102
Display

Click on the first or last page to see other 84LM9600 (CHASSIS:LA23J) service manuals if exist.