DOWNLOAD LG 60PS4000-ZA (CHASSIS:PD92A) Service Manual ↓ Size: 6.17 MB | Pages: 53 in PDF or view online for FREE

Model
60PS4000-ZA (CHASSIS:PD92A)
Pages
53
Size
6.17 MB
Type
PDF
Document
Service Manual
Brand
Device
TV / Plasma
File
60ps4000-za-chassis-pd92a.pdf
Date

LG 60PS4000-ZA (CHASSIS:PD92A) Service Manual ▷ View online

MS_LRCK
SC1_CVBS_IN
100
R102
0 . 1 u F
C122
SIDE_L_IN
0 . 1 u F
C142
4.7K
R107
SIDE_C_IN
1.2K
R170
Flash_WP_1
100
R144
MUTE
SCL_EXPANDER
100
R114
100
R110
SPI_SDI
5V_ON
SPI_SCK
AC_DET
KEY2
LED_RED
22K
R133
100
R185
SC_REC1
100
R115
DSUB_G
TV_L_OUT
22K
R127
DTV/MNT_R_OUT
SC1_FB
DSUB_B
RS232C_TXD
SC2_L_IN
0 . 1 u F
C101
SPI_SCK
DTV/MNT_V_OUT
+3.3V_AVDD_DVI
MS_SCK
1K
R146
LED_RED
100
R168
OPT
0 . 1 u F
C102
100
R109
1K
OPT
R145
DISP_EN
1uF
25V
C143
SC1_L_IN
4.7K
R106
SPI_SDI
TV_R_OUT
COMP_Pr
SPDIF_OUT
AUDIO_MASTER_CLK
SC2_CVBS_IN
SPI_SDO
COMP_Y
PC_R_IN
DSUB_VSYNC
SC1_R_IN
SYSTEM_SCL
0 0 1 : D 1 6 ; 0 0 1 : V 5
VAVS_ON
DSUB_HSYNC
IR
100
R192
POWER_ON/OFF1
1K
OPT
R142
SYSTEM_SDA
0 0 1 : D 1 6 ; 0 0 1 : V 5
KEY1
SPI_CSN_1
SIDE_CVBS_IN
AMP_RST
SC2_R_IN
DSUB_R
Flash_WP_1
MS_LRCH
100
R195
22K
R128
SC2_ID
SPI_SDO
0 . 0 1 u F
OPT
C152
SDA_D_TU
SCL_D_TU
PC_L_IN
0 . 0 1 u F
C150
100
R108
0
OPT
R100
DTV/MNT_L_OUT
100
R169
22K
R132
100
R111
SIDE_R_IN
SC_REC2
1K
R141
SPI_CSN_1
0 . 1 u F
50V
C147
COMP_Pb
TV_CVBS+
0 . 0 1 u F
C149
SIDE_Y_IN
0 . 0 1 u F
OPT
C153
390
1%
R182
0 . 0 4 7 u F
C108
FULL SPEC
0 . 0 4 7 u F
C125
0 . 0 4 7 u F
C106
FULL SPEC
0 . 0 4 7 u F
C130
FULL SPEC
0 . 0 4 7 u F
C127
0 . 0 4 7 u F
C128
FULL SPEC
0 . 0 4 7 u F
C126
FULL SPEC
0 . 0 4 7 u F
C116
FULL SPEC
0 . 0 4 7 u F
C117
FULL SPEC
0 . 0 4 7 u F
C115
47
R181
47
R161
FULL SPEC
47
R183
47
R174
FULL SPEC
47
R190
FULL SPEC
47
R187
47
R188
FULL SPEC
47
R186
FULL SPEC
47
R177
FULL SPEC
47
R172
FULL SPEC
47
R171
56000pF
C151
56000pF
C154
LED_GRE
5V_HDMI_1
5V_HDMI_2
SC1_G
SC1_R
SC1_B
47
R160
FULL SPEC
SIDE_CVBS_DET
SCART2_DET
SCART1_DET
22
R131
SCL_EXPANDER
SDA_EXPANDER
22
R130
COMP_DET
100
R126
FULL SPEC
100
R122
USB_OCD
COMP_R_IN
COMP_L_IN
0 . 0 4 7 u F
C107
FULL SPEC
510
R163
FULL SPEC
510
R164
FULL SPEC
USB_CTL
100
R139
RS232C_RXD
CAT24WC08W-T
IC102
3
A2
2
A1
4
VSS
1
A0
5
SDA
6
SCL
7
WP
8
VCC
SYSTEM_SDA
0 0 1 : F 1 9 ; 0 0 1 : V 5
4.7K
R101
22
R104
SYSTEM_SCL
0 0 1 : F 1 9 ; 0 0 1 : V 5
22
R103
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
DDC_SCL_3
1M
R156
DDC_SDA_3
HPD2
22
R150
USB_DP
HPD3
SYSTEM_SCL
DDC_SDA/UART_TX
12MHz
X100
SIF+
USB_DM
SYSTEM_SDA
22
R155
22
R154
DDC_SCL/UART_RX
+3.3V_AVDD
4.7K
R113
OPT
4.7K
OPT
R112
0.1uF
C169
SDA_EXPANDER
4.7K
R129
4.7K
R157
5V_CI_CTL
SC1_VOUT_MUTE
JTP-1127WEM
SW100
1
2
4
3
5V_MNT
S_DET
22
R151
22
R149
5V_HDMI_3
100
R193
FULL SPEC
RGB_DET
0 . 1 u F
C104
0 . 1 u F
C170
+3.3V_EXPANDER
+1.8V_EXPANDER
+3.3V_EXPANDER
DDC_SCL_2
DDC_SDA_2
100
R152
100
R153
0 . 0 4 7 u F
C114
47
R176
47
R173
0 . 0 4 7 u F
C119
0 . 0 4 7 u F
C121
47
R180
47
R189
0 . 0 4 7 u F
C129
47
R178
FULL SPEC
0 . 0 4 7 u F
C118
FULL SPEC
0 . 1 u F
C155
0 . 1 u F
C156
0.1uF
C167
100
R124
100
R123
100
R135
100
R136
100
R134
22pF
50V
C159
OPT
22pF
50V
C160
OPT
22pF
50V
C157
OPT
22pF
50V
C158
OPT
0 . 1 u F
C123
0 . 1 u F
C124
DDC_SDA/UART_TX
4.7K
R116
OPT
+5V_ST
+5V_ST
47uF
16V
C166
47uF
16V
C168
R13
OPT
R12
OPT
0 . 0 4 7 u F
C111
0 . 0 4 7 u F
C110
47
R165
47
R175
0
R15
OPT
+5V_SYS
+3.3V_VDDP_ST
+3.3V_AVDD
10K
R140
10K
R148
FULL SPEC
0 . 0 4 7 u F
C112
47
R166
100
R118
100
R117
0 . 0 4 7 u F
C120
47
R179
10K
R196
FULL SPEC
D0-_HDMI3
CK+_HDMI1
CK-_HDMI1
D0-_HDMI1
D2-_HDMI2
D0+_HDMI2
CK-_HDMI3
D2+_HDMI3
D2+_HDMI2
D1-_HDMI3
D2+_HDMI1
D1-_HDMI1
D2-_HDMI3
D0+_HDMI3
D1+_HDMI3
D1+_HDMI2
CK-_HDMI2
D1+_HDMI1
D0+_HDMI1
D0-_HDMI2
CK+_HDMI2
D2-_HDMI1
D1-_HDMI2
CK+_HDMI3
DDC_SCL_1
DDC_SDA_1
HPD1
SC1_ID
100
R197
+5V_SYS
2SA1504S
Q100
E
B
C
+3.3V_VDDP_ST
1K
R10
10K
R14
10K
R11
KDS226
D100
A
AC
C
0
R18
0
R17
OPT
47uF
16V
C174
12MHz
X101
1M
R21
RTC_INT
RTC_INT
0
RTC
R20
0
R22
+3.3V_EXPANDER
10K
R23 OPT
10K
R25
FOR HD
10K
R26
OPT
10K
R24
FULL-HD
ROM_RX
ROM_TX
TU_SLEEP_MODE
CE6355_RESET_N
XC5000_RESET_N
3216
4 . 7 u F
16V
C144
4 . 7 u F
16V
C148
10uF
6.3V
C172
10uF
6.3V
C171
100
R30
RL_ON
22
R32
22
R34
100
R199
0 . 1 u F
C177
0 . 1 u F
C178
10
R31
33K
R159
0
R191
KDS181
D101
+3.3V_VDDP_ST
4 . 7 u F
10V
C179
+3.3V_VDDP_ST
100
R35
470
R184
FULL SPEC
470
R167
470
R162
FULL SPEC
1nF
C109
FULL SPEC
1nF
C131
FULL SPEC
1nF
C113
LED_GRE
AT24C512BN-SH25-T
IC110
3
NC
2
A1
4
GND
1
A0
5
SDA
6
SCL
7
WP
8
VCC
4.7K
R36
SDA_SUB/AMP
4.7K
R120
SCL_SUB/AMP
4.7K
R121
+3.3V_CI
+3.3V_CI
4.7K
R39
SCL_GREENEYE
4.7K
R38
SDA_GREENEYE
0
R40
GREENEYE_CTRL
0.1uF
C180
22
R143
20pF
C175
20pF
C176
20pF
C161
20pF
C162
LGE40RC-LF
IC109
1
GPIO32
2
GPIO33
3
GPIO34
4
GPIO35
5
GND_1
6
VDDP
7
GND_2
8
VDDC
9
GPIO36
10
GPIO37
11
GPIO38
12
GPIO39
1
3
GPIO00
1
4
GPIO01
1
5
GPIO02
1
6
GPIO03
1
7
GPIO04
1
8
GPIO05
1
9
GPIO06
2
0
GPIO07
2
1
GPIO08
2
2
GPIO09
2
3
GPIO10
2
4
GPIO11
25
GPIO12
26
GPIO13
27
GPIO14
28
GPIO15
29
HWRESET
30
XIN
31
I2C_SDA
32
I2C_SCL
33
GPIO16
34
GPIO17
35
GPIO18
36
GPIO19
37
GPIO20
38
GPIO21
39
GPIO22
40
GPIO23
41
GPIO24
42
GPIO25
43
GPIO26
44
GPIO27
45
GPIO28
46
GPIO29
47
GPIO30
48
GPIO31
MSD237HFG(SATURN4 NO-SD HD DIVX)
IC100
GPIO148
U2
GPIO147
T2
GPIO146
P4
GPIO145
P3
GPIO144
N6
GPIO16
F3
GPIO14
E9
GPIO4
V11
GPIO3
V10
RXA0N
H2
RXA0P
H1
RXA1N
J 2
RXA1P
J 1
RXA2N
K2
RXA2P
K1
RXACKN
G2
RXACKP
G1
RXB0N
D2
RXB0P
D1
RXB1N
E2
RXB1P
E1
RXB2N
F2
RXB2P
F1
RXBCKN
C2
RXBCKP
C1
RXC0N
W9
RXC0P
Y9
RXC1N
W10
RXC1P
Y10
RXC2N
W11
RXC2P
Y11
RXCCKN
W8
RXCCKP
Y8
VCLAMP
G4
REXT
F5
REFM
G6
REFP
G5
RIN0M
L1
RIN0P
L2
GIN0M
M1
GIN0P
M2
BIN0M
N1
BIN0P
N2
SOGIN0
J 5
HSYNC0
L7
VSYNC0
M7
RIN1P
H6
GIN1P
H5
BIN1P
H3
SOGIN1
H4
HSYNC1
G7
VSYNC1
G8
RIN2P
L6
GIN2P
L4
BIN2P
L3
SOGIN2
L5
HSYNC2
K5
VSYNC2
K6
VCOM1
R1
VCOM0
R2
CVBS7
K4
CVBS6
J 4
CVBS5
K3
CVBS4
J 3
CVBS3
M3
CVBS2
P1
CVBS1
M4
CVBS0
P2
CVBSOUT
T1
DREXT
M16
DACSVM
N16
AUVRM
N5
AUVRP
N4
AUVAG
U3
AUCOM
V2
AUL0
P5
AUR0
P6
AUL1
R3
AUR1
R4
AUL2
Y3
AUR2
Y4
AUL3
R5
AUR3
R6
AUL4
T3
AUR4
T4
AUL5
T5
AUR5
T6
AUOUTL0
Y6
AUOUTR0
W4
AUOUTL1
V3
AUOUTR1
U4
AUOUTL2
Y5
AUOUTR2
W3
PWM5
R15
PWM4
T15
PWM3
U16
PWM2
T16
PWM1
P16
PWM0
R16
SAR5
V16
SAR4
V15
SAR3
U15
SAR2
V14
SAR1
Y12
SAR0
W12
I2S_OUT_MCK
E16
I3S_OUT_BCK
E12
I4S_OUT_WS
F16
I5S_OUT_SD
E11
I6S_OUT_MUTE
E10
SPDIFO
E14
I2S_IN_BCK
G16
I3S_IN_WS
H16
I4S_IN_SD
G15
SPDIFI
F15
SCK
Y13
SDI
W13
SDO
Y14
SCZ
W14
IRIN
M18
INT
L18
USB_DM_P0
A2
USB_DP_P0
A1
USB_DM_P1
B2
USB_DP_P1
B1
USB_CID_P1
E7
USB_VBUS_P1
E8
TAGC
M5
VR27
M6
VR12
N3
SIFM
W2
SIFP
Y2
VIFM
W1
VIFP
Y1
DDCA_SDA
P15
DDCA_SCL
P14
DDCDA_SDA
F6
DDCDA_SCL
G3
DDCDB_SDA
E4
DDCDB_SCL
E6
DDCDC_SDA
T14
DDCDC_SCL
R14
DDCR_SDA
Y15
DDCR_SCL
W15
HOTPLUGA
F4
HOTPLUDB
E5
HOTPLUDC
N15
CEC
E3
HWRESET
U14
XIN
V1
XOUT
U1
MSD237HFG(SATURN4 NO-HD DIVX)
IC100-*1
GPIO148
U2
GPIO147
T2
GPIO146
P4
GPIO145
P3
GPIO144
N6
GPIO16
F3
GPIO14
E9
GPIO4
V11
GPIO3
V10
RXA0N
H2
RXA0P
H1
RXA1N
J 2
RXA1P
J 1
RXA2N
K2
RXA2P
K1
RXACKN
G2
RXACKP
G1
RXB0N
D2
RXB0P
D1
RXB1N
E2
RXB1P
E1
RXB2N
F2
RXB2P
F1
RXBCKN
C2
RXBCKP
C1
RXC0N
W9
RXC0P
Y9
RXC1N
W10
RXC1P
Y10
RXC2N
W11
RXC2P
Y11
RXCCKN
W8
RXCCKP
Y8
VCLAMP
G4
REXT
F5
REFM
G6
REFP
G5
RIN0M
L1
RIN0P
L2
GIN0M
M1
GIN0P
M2
BIN0M
N1
BIN0P
N2
SOGIN0
J 5
HSYNC0
L7
VSYNC0
M7
RIN1P
H6
GIN1P
H5
BIN1P
H3
SOGIN1
H4
HSYNC1
G7
VSYNC1
G8
RIN2P
L6
GIN2P
L4
BIN2P
L3
SOGIN2
L5
HSYNC2
K5
VSYNC2
K6
VCOM1
R1
VCOM0
R2
CVBS7
K4
CVBS6
J 4
CVBS5
K3
CVBS4
J 3
CVBS3
M3
CVBS2
P1
CVBS1
M4
CVBS0
P2
CVBSOUT
T1
DREXT
M16
DACSVM
N16
AUVRM
N5
AUVRP
N4
AUVAG
U3
AUCOM
V2
AUL0
P5
AUR0
P6
AUL1
R3
AUR1
R4
AUL2
Y3
AUR2
Y4
AUL3
R5
AUR3
R6
AUL4
T3
AUR4
T4
AUL5
T5
AUR5
T6
AUOUTL0
Y6
AUOUTR0
W4
AUOUTL1
V3
AUOUTR1
U4
AUOUTL2
Y5
AUOUTR2
W3
PWM5
R15
PWM4
T15
PWM3
U16
PWM2
T16
PWM1
P16
PWM0
R16
SAR5
V16
SAR4
V15
SAR3
U15
SAR2
V14
SAR1
Y12
SAR0
W12
I2S_OUT_MCK
E16
I3S_OUT_BCK
E12
I4S_OUT_WS
F16
I5S_OUT_SD
E11
I6S_OUT_MUTE
E10
SPDIFO
E14
I2S_IN_BCK
G16
I3S_IN_WS
H16
I4S_IN_SD
G15
SPDIFI
F15
SCK
Y13
SDI
W13
SDO
Y14
SCZ
W14
IRIN
M18
INT
L18
USB_DM_P0
A2
USB_DP_P0
A1
USB_DM_P1
B2
USB_DP_P1
B1
USB_CID_P1
E7
USB_VBUS_P1
E8
TAGC
M5
VR27
M6
VR12
N3
SIFM
W2
SIFP
Y2
VIFM
W1
VIFP
Y1
DDCA_SDA
P15
DDCA_SCL
P14
DDCDA_SDA
F6
DDCDA_SCL
G3
DDCDB_SDA
E4
DDCDB_SCL
E6
DDCDC_SDA
T14
DDCDC_SCL
R14
DDCR_SDA
Y15
DDCR_SCL
W15
HOTPLUGA
F4
HOTPLUDB
E5
HOTPLUDC
N15
CEC
E3
HWRESET
U14
XIN
V1
XOUT
U1
2 . 2 u F
16V
C132
2 . 2 u F
16V
C133
2 . 2 u F
16V
C139
FULL SPEC
2 . 2 u F
16V
C141
FULL SPEC
2 . 2 u F
16V
C135
2 . 2 u F
16V
C136
FULL SPEC
2 . 2 u F
16V
C140
FULL SPEC
2 . 2 u F
16V
C134
2 . 2 u F
16V
C137
FULL SPEC
2 . 2 u F
16V
C138
FULL SPEC
10uF
16V
C173
47K
R105
22
R137
MX25L12805DMI-20G
IC103
3
NC_1
2
VCC
4
NC_2
1
HOLD
6
NC_4
5
NC_3
7
CS
8
SO
9
WP/ACC
10
GND
11
NC_5
12
NC_6
13
NC_7
14
NC_8
15
S I
16
SCLK
//BOOTSTRAP PWM[1:0]=10
EEPROM
VIDEO IN
AUDIO
I 2 S
FLASH
HDMI
      2 0 0 9 . 0 4 . 1 5
MAIN_1
1
11
IC105: EAN43349001(STM)
I/0 EXPANSION
HDCP EEPROM
* M s t a r   r e s e t : A c t i v e   h i g h   r e s e t
VOLTAGE DETECTOR
ACTIVE LOW 
F l a s h   m e m o r y   C S / W P   p u l l - u p   R e s i s t o r   R e a d y ( 4 . 7 K ) _ 0 8 0 4 0 2
EAX57566204
HDMI3 
SIDE HDMI
HDMI1
HDMI2
16M FLASH MEMORY
K5:CVBS OUT2 REV2‘
S w a p   p o r t   T X ,   R X
S h o u l d   b e   o n   t o p   s i d e   o f   P C B   b e c a s e   o f   d e b u g g i n g
GPIO15: XOUT
1.MSG1040C --> MSG1040RC
3 . G P I O :   4 0 p c s   - - >   3 9 p c s
4.GPIO0: RTC_INT
5.GPIO15: XOUT
2 . P W M   i s   D e l e t e d   &   R T C   i s   a d d e d
REVISION
P W M   p i n   d e l e t e
READY FOR H/W OPTION
0 8 . 0 7 . 1 0
U p d a t e d   0 8 . 0 7 . 1 0
O C D   I S   O P T T I O N . ( s e e   t h e   s h e e t 6 )
B e c a u s e   O C D   f u n c t i o n   o f   I C   i s   a u t o m a t i c a l l y   o p e r a t e d .
O C D   I S   O P T T I O N . ( s e e   t h e   s h e e t 6 )
A_IIC EXCEPT TO CHIPTUNER 
MSTAR REQUEST 32.768K READY is OUT over SPEC
0 8 . 0 9 . 1 2
TO POWER B/D(RL_ON)
N e e d   t o   c h e c k   R T C _ I N T
LVA_1M
A_MDATA[1]
LVB_0P
PCM_OE_N
LVA_1P
A_MADR[9]
PCM_D[0-7]
LVB_CKM
A_MADR[2]
A_MDATA[0]
A_MDATA[2]
A_MADR[0]
A_MDATA[6]
TS_CLK
A_MCLK+
BUF_TS_SYNC
LVA_CKM
A_MADR[7]
LVB_4P
A_BA0
PCM_CE_N
LVA_3M
A_MDATA[7]
A_MDATA[4]
LVB_2P
PCM_IOWR_N
LVA_CKP
LVB_4M
A_MDATA[12]
A_MDATA[8]
A_MADR[8]
PCM_REG_N
A_RAS
A_MADR[11]
A_DQM0
BUF_TS_VAL
T S _ D [ 0 - 7 ]
A_MDATA[14]
LVA_3P
LVB_2M
PCM_IRQA_N
TS_SYNC
A_CAS
A_MADR[10]
A_MADR[3]
LVA_2P
LVB_3P
A_DQM1
A_MCLK-
PCM_RESET
A_MDATA[13]
A_MADR[5]
LVA_4P
A_MADR[4]
LVB_1P
LVB_CKP
A_MDATA[11]
PCM_WAIT_N
A_MADR[6]
A_MDATA[15]
A_MDATA[10]
LVA_2M
A_MDATA[3]
LVB_3M
BUF_TS_DATA[0]
PCM_WE_N
PCM_A[0-14]
A_MADR[1]
LVA_0P
A_BA1
TS_VALID
A_WE
LVB_1M
A_MDATA[5]
BUF_TS_CLK
A_MDATA[9]
PCM_CD_N
A_CLKE
LVA_0M
A_MADR[12]
LVA_4M
LVB_0M
PCM_IORD_N
22
R218
22
R217
22
R214
22
R213
22
R219
22
R220
22
R216
22
R215
A_DQS1M
A_DQS1P
A_DQS0M
A_DQS0P
A_ODT
1/10W
1K
1%
R231
1/10W
1K
1%
R232
B_DQM0
B_MDATA[0]
B_MDATA[2]
B_MADR[12]
B_WE
B_DQS1P
B_MADR[1]
B_MDATA[12]
B_MCLK-
B_MADR[2]
B_BA1
B_MADR[6]
B_MDATA[1]
B_MADR[0]
B_MDATA[7]
B_MADR[5]
B_MDATA[6]
B_MADR[4]
B_ODT
B_MDATA[4]
B_MDATA[15]
B_MDATA[11]
B_MDATA[14]
B_RAS
B_MADR[11]
B_MDATA[9]
B_MDATA[3]
B_MCLK+
B_DQS1M
B_DQM1
B_CAS
B_MADR[7]
B_MADR[10]
B_CLKE
B_DQS0P
B_MDATA[5]
B_DQS0M
B_MADR[8]
B_MADR[9]
B_BA0
B_MDATA[13]
B_MDATA[8]
B_MDATA[10]
B_MADR[3]
1/16W
22
AR200
1/16W
22
AR201
1/16W
22
AR202
1/16W
22
AR203
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
0 . 1 u F
50V
C214
0 . 1 u F
50V
C205
+1.25V_VDDC
+3.3V_AVDD_LPLL
0 . 1 u F
50V
C201
+3.3V_AVDD_MPLL
+1.8V_DDR2_MAIN
0 . 1 u F
50V
C203
+1.25V_AVDD_DVI
0 . 1 u F
50V
C207
0 . 1 u F
50V
C209
+3.3V_AVDD_AU
0 . 1 u F
50V
C206
0 . 1 u F
50V
C213
0 . 1 u F
50V
C210
+3.3V_AVDD_MEMPLL
+3.3V_AVDD_ADC
0 . 1 u F
50V
C208
0 . 1 u F
50V
C200
0 . 1 u F
50V
C215
0 . 1 u F
50V
C204
0 . 1 u F
50V
C216
+3.3V_VDDP
0 . 1 u F
50V
C202
+3.3V_AVDD_VIF
+3.3V_AVDD_OTG
HDMI_CEC
0 . 1 u F
50V
C217
56
R258
56
R229
56
R239
56
R237
56
R259
56
R226
56
R236
56
R247
56
R241
56
R249
56
R225
56
R245
56
R255
56
R228
56
R243
56
R253
56
R257
56
R256
56
R248
56
R252
56
R235
56
R227
56
R244
56
R260
56
R254
56
R246
56
R240
56
R238
56
R242
56
R230
33
R222
33
R223
33
R224
33
R221
100
R212
56
R276
1G
56
R277 1G
A_BA2
B_BA2
33
R234
33
R251
33
R233
33
R250
0
R278
OPT
0
R279
+1.8V_DDR2_MAIN
MSD237HFG(SATURN4 NO-SD HD DIVX)
IC100
GND_1
B15
GND_2
D7
GND_3
D8
GND_4
D12
GND_5
D13
GND_6
F7
GND_7
J 9
GND_8
J 1 0
GND_9
J 1 1
GND_10
J 1 2
GND_11
J 1 3
GND_12
K9
GND_13
K10
GND_14
K11
GND_15
K12
GND_16
K13
GND_17
L9
GND_18
L10
GND_19
L11
GND_20
L12
GND_21
L13
GND_22
L19
GND_23
L20
GND_24
M9
GND_25
M10
GND_26
M11
GND_27
M12
GND_28
M13
GND_29
W6
GND_30
W7
AVDD_AU
P8
AVDD_LPLL
K18
AVDD_MPLL
N7
AVDD_MEMPLL
D14
AVDD_33_1
H7
AVDD_33_2
J 6
AVDD_33_3
J 7
AVDD_33_4
K7
AVDD_USB
F8
AVDD_VIF
P7
AVDD_DM
P13
VDDP_1
N8
VDDP_2
N12
VDDP_3
P11
VDDP_4
P12
AVDD_DDR_1
G11
AVDD_DDR_2
G12
AVDD_DDR_3
G13
AVDD_DDR_4
G14
AVDD_DDR_5
H14
AVDD_DVI
G10
VDDC_1
H9
VDDC_2
H10
VDDC_3
J 1 5
VDDC_4
K15
VDDC_5
L15
VDDC_6
M15
VDDC_7
N10
VDDC_8
N11
VDDC_9
P10
MSD237HFG(SATURN4 NO-SD HD DIVX)
IC100
LVA0M
V20
LVA0P
V19
LVA1M
W20
LVA1P
Y20
LVA2M
Y19
LVA2P
W19
LVACKM
Y18
LVACKP
W18
LVA3M
Y17
LVA3P
W17
LVA4M
Y16
LVA4P
W16
LVB0M
M20
LVB0P
M19
LVB1M
N20
LVB1P
N19
LVB2M
P20
LVB2P
P19
LVBCKM
R20
LVBCKP
R19
LVB3M
T20
LVB3P
T19
LVB4M
U20
LVB4P
U19
TS0DATA[7]
V5
TS0DATA[6]
T8
TS0DATA[5]
T7
TS0DATA[4]
R8
TS0DATA[3]
R7
TS0DATA[2]
U6
TS0DATA[1]
U5
TS0DATA[0]
V4
TS0CLK
Y7
TS0VALID
V6
TS0SYNC
W5
TS1DATA
M17
TS1CLK
N18
TS1VALID
L17
TS1SYNC
P18
PCM_D[7]/CI_D[7]
U7
PCM_D[6]/CI_D[6]
U8
PCM_D[5]/CI_D[5]
U9
PCM_D[4]/CI_D[4]
T9
PCM_D[3]/CI_D[3]
R9
PCM_D[2]/CI_D[2]
P9
PCM_D[1]/CI_D[1]
R10
PCM_D[0]/CI_D[0]
R11
PCM_A[14]/CI_A[14]
V7
PCM_A[13]/CI_A[13]
V8
PCM_A[12]/CI_A[12]
U10
PCM_A[11]/CI_A[11]
T10
PCM_A[10]/CI_A[10]
T11
PCM_A[9]/CI_A[9]
V9
PCM_A[8]/CI_A[8]
U11
PCM_A[7]/CI_A[7]
R12
PCM_A[6]/CI_A[6]
T12
PCM_A[5]/CI_A[5]
U12
PCM_A[4]/CI_A[4]
V12
PCM_A[3]/CI_A[3]
R13
PCM_A[2]/CI_A[2]
T13
PCM_A[1]/CI_A[1]
U13
PCM_A[0]/CI_A[0]
V13
PCMIOR/CI_RD
U18
PCMIOW/CI_WR
T18
PCMREG/CI_CLK
U17
PCMCEN/CI_CS
T17
PCMIRQ/CI_INT
R17
PCMWAIT/CI_WACK
R18
PCMOEN
V18
PCMWEN
V17
CI_RST
P17
CI_CD
N17
A_MVREF
E13
A_DDR2_DQM[1]
A10
A_DDR2_DQM[0]
C9
A_DDR2_DQS[1]
C8
A_DDR2_DQS[0]
B9
A_DDR2_DQSB[1]
B8
A_DDR2_DQSB[0]
A9
A_MDATA[15]
A8
A_MDATA[14]
B10
A_MDATA[13]
A7
A_MDATA[12]
A11
A_MDATA[11]
B11
A_MDATA[10]
B7
A_MDATA[9]
C10
A_MDATA[8]
C7
A_MDATA[7]
C6
A_MDATA[6]
C11
A_MDATA[5]
C5
A_MDATA[4]
C12
A_MDATA[3]
B12
A_MDATA[2]
A6
A_MDATA[1]
A12
A_MDATA[0]
B6
A_MADR[12]
C13
A_MADR[11]
D4
A_MADR[10]
C14
A_MADR[9]
A14
A_MADR[8]
D5
A_MADR[7]
B13
A_MADR[6]
D6
A_MADR[5]
B14
A_MADR[4]
A3
A_MADR[3]
A13
A_MADR[2]
B3
A_MADR[1]
A15
A_MADR[0]
C3
A_BADR[2]
F14
A_BADR[1]
D10
A_BADR[0]
D9
A_MCLK
B5
A_MCLKZ
A5
A_MCLKE
D11
A_ODT
C4
A_WEZ
D3
A_RASZ
B4
A_CASZ
A4
B_MVREF
E15
B_DDR2_DQM[1]
F18
B_DDR2_DQM[0]
E20
B_DDR2_DQS[1]
D20
B_DDR2_DQS[0]
E19
B_DDR2_DQSB[1]
D19
B_DDR2_DQSB[0]
E18
B_MDATA[15]
D18
B_MDATA[14]
F19
B_MDATA[13]
C18
B_MDATA[12]
G18
B_MDATA[11]
G19
B_MDATA[10]
C19
B_MDATA[9]
F20
B_MDATA[8]
C20
B_MDATA[7]
B20
B_MDATA[6]
G20
B_MDATA[5]
A20
B_MDATA[4]
H20
B_MDATA[3]
H19
B_MDATA[2]
B18
B_MDATA[1]
H18
B_MDATA[0]
B19
B_MADR[12]
K20
B_MADR[11]
C15
B_MADR[10]
J 2 0
B_MADR[9]
K19
B_MADR[8]
A16
B_MADR[7]
J 1 7
B_MADR[6]
D15
B_MADR[5]
H17
B_MADR[4]
B16
B_MADR[3]
G17
B_MADR[2]
D16
B_MADR[1]
F17
B_MADR[0]
C16
B_BADR[2]
K17
B_BADR[1]
E17
B_BADR[0]
J 1 9
B_MCLK
A19
B_MCLKZ
A18
B_MCLKE
J 1 8
B_ODT
C17
B_WEZ
D17
B_RASZ
B17
B_CASZ
A17
PCM_A[0]
PCM_A[1]
PCM_A[2]
PCM_A[3]
PCM_A[4]
PCM_A[5]
PCM_A[6]
PCM_A[7]
PCM_A[8]
PCM_A[9]
PCM_A[10]
PCM_A[11]
PCM_A[12]
PCM_D[0]
PCM_A[13]
PCM_D[1]
PCM_A[14]
PCM_D[2]
PCM_D[3]
PCM_D[4]
PCM_D[5]
PCM_D[6]
TS_D[7]
TS_D[6]
TS_D[5]
TS_D[4]
TS_D[3]
TS_D[2]
TS_D[1]
TS_D[0]
PCM_D[7]
2
11
MAIN_2
N e x t   R e v i s i o n   R e a d y   ( S t a n d   B y   0 . 2 W ) _ 0 8 0 4 0 3
EAX57566204
N e e d   t o   s w a p   e v e n   t o   o d d
f o r   1 G   M e m o r y  
f o r   1 G   M e m o r y  
      2 0 0 9 . 0 4 . 1 5
AIN_2
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
A_MDATA[14]
DDR2_A_MDATA[7]
DDR2_B_MDATA[4]
1/16W
56
AR302
DDR2_A_MADR[0]
DDR2_B_MADR[0]
A_DQS0M
0.1uF
C336
DDR2_B_MADR[9]
DDR2_A_MDATA[8]
A_MDATA[2]
A_CLKE
B_MDATA[12]
B_MDATA[10]
DDR2_A_MADR[5]
A_MDATA[6]
DDR2_B_MDATA[2]
B_DQM1
B_CLKE
0.1uF
C332
DDR2_B_MADR[4]
DDR2_B_MDATA[1]
DDR2_A_MADR[12]
0.1uF
C334
A_MADR[4]
DDR2_B_MADR[5]
+1.8V_DDR2_MAIN
1/16W
56
AR301
B_MDATA[4]
B_MDATA[0]
1/16W
56
AR311
1/16W
56
AR306
A_MDATA[8]
DDR2_A_MDATA[4]
DDR2_B_MADR[2]
B_MDATA[3]
0.1uF
C310
B_MADR[8]
0.1uF
C323
B_MADR[12]
DDR2_B_MADR[1]
A_MADR[11]
0.1uF
C329
DDR2_B_MDATA[11]
B_MADR[10]
1K
1%
R350
A_BA0
B_MADR[7]
DDR2_B_MDATA[8]
B_DQS1P
DDR2_B_MDATA[5]
DDR2_B_MDATA[2]
0.1uF
C324
DDR2_A_MDATA[8]
DDR2_A_MADR[6]
A_WE
A_DQS1P
A_MCLK-
B_BA1
DDR2_A_MADR[12]
DDR2_B_MDATA[10]
A_CAS
+1.8V_DDR2_MAIN
A_MDATA[4]
DDR2_A_MDATA[15]
DDR2_B_MDATA[3]
DDR2_A_MADR[4]
A_MDATA[11]
A_MCLK+
0.1uF
C314
DDR2_A_MADR[10]
A_DQS0P
DDR2_B_MADR[4]
DDR2_A_MDATA[6]
B_MADR[0]
A_RAS
1K
1%
R351
DDR2_A_MADR[2]
DDR2_A_MDATA[13]
B_MDATA[2]
DDR2_B_MDATA[13]
DDR2_B_MADR[0]
A_ODT
B_MDATA[7]
A_MDATA[10]
DDR2_A_MDATA[2]
DDR2_B_MDATA[6]
DDR2_A_MADR[0]
DDR2_B_MDATA[0]
DDR2_B_MDATA[3]
A_MADR[8]
DDR2_A_MDATA[0]
0 . 1 u F
C302
B_MADR[5]
A_DQS1M
+1.8V_DDR2_MAIN
1/16W
56
AR307
B_MDATA[5]
A_MDATA[3]
DDR2_A_MADR[1]
A_MDATA[15]
DDR2_B_MADR[10]
DDR2_B_MADR[10]
DDR2_B_MDATA[8]
DDR2_B_MDATA[7]
B_MDATA[11]
B_MDATA[6]
DDR2_B_MADR[7]
B_DQS0M
DDR2_A_MDATA[1]
B_MDATA[1]
0.1uF
C330
0.1uF
C318
DDR2_A_MDATA[9]
0 . 1 u F
50V
C320
A_MADR[2]
DDR2_B_MDATA[0]
DDR2_B_MDATA[4]
0.1uF
C315
DDR2_A_MDATA[11]
DDR2_A_MDATA[5]
B_RAS
DDR2_B_MADR[6]
A_MDATA[5]
B_MADR[1]
0.1uF
C307
B_MADR[3]
DDR2_A_MDATA[14]
+1.8V_DDR2_MAIN
DDR2_B_MDATA[5]
+1.8V_DDR2_MAIN
DDR2_A_MADR[7]
DDR2_A_MDATA[6]
DDR2_B_MDATA[15]
DDR2_B_MDATA[13]
A_MADR[3]
B_CAS
B_DQS0P
1/16W
56
AR310
DDR2_B_MDATA[12]
B_BA0
0.1uF
C306
DDR2_B_MADR[7]
1/16W
56
AR312
DDR2_A_MDATA[11]
B_MDATA[13]
A_DQM1
DDR2_B_MDATA[14]
DDR2_A_MDATA[2]
1/16W
56
AR308
DDR2_A_MDATA[12]
A_DQM0
DDR2_B_MADR[5]
0.1uF
C326
DDR2_A_MDATA[3]
DDR2_B_MADR[3]
A_MDATA[13]
DDR2_A_MADR[1]
DDR2_B_MDATA[14]
0.1uF
C335
1/16W
56
AR303
0.1uF
C308
DDR2_A_MDATA[9]
0.1uF
C317
0 . 1 u F
50V
C301
DDR2_A_MADR[9]
0.1uF
C337
A_MDATA[7]
B_DQM0
DDR2_B_MADR[1]
0.1uF
C331
DDR2_A_MDATA[13]
1/16W
56
AR300
A_MADR[0]
0.1uF
C328
0.1uF
C312
1/16W
56
AR305
B_MADR[6]
B_WE
A_MADR[1]
DDR2_A_MADR[2]
A_MADR[6]
A_MADR[7]
0.1uF
C316
1/16W
56
AR309
A_MADR[12]
DDR2_A_MDATA[1]
DDR2_A_MDATA[5]
B_MCLK-
1K
1%
R355
DDR2_A_MDATA[15]
DDR2_A_MDATA[4]
DDR2_B_MADR[12]
DDR2_A_MDATA[0]
DDR2_B_MADR[12]
DDR2_B_MDATA[7]
DDR2_A_MDATA[10]
0.1uF
C305
DDR2_B_MDATA[10]
B_MDATA[14]
B_MADR[2]
DDR2_A_MDATA[14]
B_MDATA[15]
DDR2_B_MDATA[6]
A_MDATA[0]
0 . 1 u F
C321
0.1uF
C325
DDR2_A_MADR[7]
B_DQS1M
B_ODT
A_MADR[5]
+1.8V_DDR2_MAIN
B_MADR[11]
DDR2_B_MADR[3]
DDR2_B_MDATA[12]
DDR2_B_MDATA[9]
DDR2_A_MADR[9]
DDR2_B_MDATA[9]
1/16W
56
AR304
B_MDATA[8]
B_MCLK+
B_MADR[4]
1K
1%
R354
DDR2_A_MADR[3]
DDR2_A_MADR[10]
A_MDATA[9]
A_MADR[10]
B_MADR[9]
DDR2_A_MADR[6]
0.1uF
C311
0.1uF
C304
0.1uF
C313
DDR2_A_MADR[3]
A_MDATA[12]
DDR2_B_MADR[9]
DDR2_A_MADR[5]
0.1uF
C327
B_MDATA[9]
A_MDATA[1]
A_MADR[9]
0.1uF
C309
DDR2_B_MDATA[1]
DDR2_A_MADR[4]
DDR2_B_MADR[6]
DDR2_A_MDATA[3]
A_BA1
DDR2_B_MDATA[11]
DDR2_A_MDATA[7]
1/16W
56
AR313
DDR2_A_MDATA[10]
DDR2_A_MDATA[12]
DDR2_B_MADR[2]
DDR2_B_MDATA[15]
0.1uF
C333
0 . 1 u F
50V
C319
0 . 1 u F
50V
C300
B_BA2
A_BA2
H5PS5162FFR-S6C
HYNIX
EAN55705501
DDR2 SDRAM
IC300
FOR HYNIX
J 2
VREF
J 8
CK
H2
VSSQ2
B7
UDQS
N8
A4
P8
A8
L1
NC4
L2
BA0
R8
NC3
K7
RAS
F8
VSSQ3
F3
LDM
P3
A9
M3
A1
N3
A5
K8
CK
R3
NC5
L3
BA1
J 7
VSSDL
L7
CAS
F2
VSSQ4
B3
UDM
M2
A10/AP
K2
CKE
R7
NC6
M7
A2
N7
A6
M8
A0
J 1
VDDL
K3
WE
E8
LDQS
P7
A11
K9
ODT
A2
NC1
N2
A3
P2
A7
H8
VSSQ1
F7
LDQS
A8
UDQS
R2
A12
L8
CS
E2
NC2
E7
VSSQ5
D8
VSSQ6
D2
VSSQ7
A7
VSSQ8
B8
VSSQ9
B2
VSSQ10
P9
VSS1
N1
VSS2
J 3
VSS3
E3
VSS4
A3
VSS5
G9
VDDQ1
G7
VDDQ2
G3
VDDQ3
G1
VDDQ4
E9
VDDQ5
C9
VDDQ6
C7
VDDQ7
C3
VDDQ8
C1
VDDQ9
A9
VDDQ10
R1
VDD1
M9
VDD2
J 9
VDD3
E1
VDD4
A1
VDD5
B9
DQ15
B1
DQ14
D9
DQ13
D1
DQ12
D3
DQ11
D7
DQ10
C2
DQ9
C8
DQ8
F9
DQ7
F1
DQ6
H9
DQ5
H1
DQ4
H3
DQ3
H7
DQ2
G2
DQ1
G8
DQ0
H5PS5162FFR-S6C
HYNIX
EAN55705501
DDR2 SDRAM
IC301
FOR HYNIX
J 2
VREF
J 8
CK
H2
VSSQ2
B7
UDQS
N8
A4
P8
A8
L1
NC4
L2
BA0
R8
NC3
K7
RAS
F8
VSSQ3
F3
LDM
P3
A9
M3
A1
N3
A5
K8
CK
R3
NC5
L3
BA1
J 7
VSSDL
L7
CAS
F2
VSSQ4
B3
UDM
M2
A10/AP
K2
CKE
R7
NC6
M7
A2
N7
A6
M8
A0
J 1
VDDL
K3
WE
E8
LDQS
P7
A11
K9
ODT
A2
NC1
N2
A3
P2
A7
H8
VSSQ1
F7
LDQS
A8
UDQS
R2
A12
L8
CS
E2
NC2
E7
VSSQ5
D8
VSSQ6
D2
VSSQ7
A7
VSSQ8
B8
VSSQ9
B2
VSSQ10
P9
VSS1
N1
VSS2
J 3
VSS3
E3
VSS4
A3
VSS5
G9
VDDQ1
G7
VDDQ2
G3
VDDQ3
G1
VDDQ4
E9
VDDQ5
C9
VDDQ6
C7
VDDQ7
C3
VDDQ8
C1
VDDQ9
A9
VDDQ10
R1
VDD1
M9
VDD2
J 9
VDD3
E1
VDD4
A1
VDD5
B9
DQ15
B1
DQ14
D9
DQ13
D1
DQ12
D3
DQ11
D7
DQ10
C2
DQ9
C8
DQ8
F9
DQ7
F1
DQ6
H9
DQ5
H1
DQ4
H3
DQ3
H7
DQ2
G2
DQ1
G8
DQ0
EDE5116AJBG-8E-E
IC300-*1
FOR ELPIDA
J 2
VREF
J 8
CK
H2
VSSQ_2
B7
UDQS
N8
A4
P8
A8
L1
NC_4
L2
BA0
R8
NC_3
K7
RAS
F8
VSSQ_3
F3
LDM
P3
A9
M3
A1
N3
A5
K8
CK
R3
NC_5
L3
BA1
J 7
VSSDL
L7
CAS
F2
VSSQ_4
B3
UDM
M2
A10
K2
CKE
R7
NC_6
M7
A2
N7
A6
M8
A0
J 1
VDDL
K3
WE
E8
LDQS
P7
A11
K9
ODT
A2
NC_1
N2
A3
P2
A7
H8
VSSQ_1
F7
LDQS
A8
UDQS
R2
A12
L8
CS
E2
NC_2
E7
VSSQ_5
D8
VSSQ_6
D2
VSSQ_7
A7
VSSQ_8
B8
VSSQ_9
B2
VSSQ_10
P9
VSS_1
N1
VSS_2
J 3
VSS_3
E3
VSS_4
A3
VSS_5
G9
VDDQ_1
G7
VDDQ_2
G3
VDDQ_3
G1
VDDQ_4
E9
VDDQ_5
C9
VDDQ_6
C7
VDDQ_7
C3
VDDQ_8
C1
VDDQ_9
A9
VDDQ_10
R1
VDD_1
M9
VDD_2
J 9
VDD_3
E1
VDD_4
A1
VDD_5
B9
DQ15
B1
DQ14
D9
DQ13
D1
DQ12
D3
DQ11
D7
DQ10
C2
DQ9
C8
DQ8
F9
DQ7
F1
DQ6
H9
DQ5
H1
DQ4
H3
DQ3
H7
DQ2
G2
DQ1
G8
DQ0
EDE5116AJBG-8E-E
IC301-*1
FOR ELPIDA
J 2
VREF
J 8
CK
H2
VSSQ_2
B7
UDQS
N8
A4
P8
A8
L1
NC_4
L2
BA0
R8
NC_3
K7
RAS
F8
VSSQ_3
F3
LDM
P3
A9
M3
A1
N3
A5
K8
CK
R3
NC_5
L3
BA1
J 7
VSSDL
L7
CAS
F2
VSSQ_4
B3
UDM
M2
A10
K2
CKE
R7
NC_6
M7
A2
N7
A6
M8
A0
J 1
VDDL
K3
WE
E8
LDQS
P7
A11
K9
ODT
A2
NC_1
N2
A3
P2
A7
H8
VSSQ_1
F7
LDQS
A8
UDQS
R2
A12
L8
CS
E2
NC_2
E7
VSSQ_5
D8
VSSQ_6
D2
VSSQ_7
A7
VSSQ_8
B8
VSSQ_9
B2
VSSQ_10
P9
VSS_1
N1
VSS_2
J 3
VSS_3
E3
VSS_4
A3
VSS_5
G9
VDDQ_1
G7
VDDQ_2
G3
VDDQ_3
G1
VDDQ_4
E9
VDDQ_5
C9
VDDQ_6
C7
VDDQ_7
C3
VDDQ_8
C1
VDDQ_9
A9
VDDQ_10
R1
VDD_1
M9
VDD_2
J 9
VDD_3
E1
VDD_4
A1
VDD_5
B9
DQ15
B1
DQ14
D9
DQ13
D1
DQ12
D3
DQ11
D7
DQ10
C2
DQ9
C8
DQ8
F9
DQ7
F1
DQ6
H9
DQ5
H1
DQ4
H3
DQ3
H7
DQ2
G2
DQ1
G8
DQ0
3
DDR2
11
EAX57566204
C l o s e   t o   D D R   P o w e r   P i n
C l o s e   t o   D D R   P o w e r   P i n
f o r   1 G   M e m o r y  
f o r   1 G   M e m o r y  
      2 0 0 9 . 0 4 . 1 5
THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
DISP_EN
0 0 4 : I 3 ; 0 0 1 : E 9
LVA_3P
0 0 4 : H 6 ; 0 0 2 : O 1 7
CDS3C05GTA
FOR KEY_ESD
C406-*1
CDS3C05GTA
FOR KEY_ESD
C405-*1
0
ROM_DL
R402
680pF
C400
LVA_3M
0 0 4 : H 6 ; 0 0 2 : O 1 7
PC_SER_DATA
007:AB4
LVA_0M
0 0 4 : H 4 ; 0 0 2 : O 1 8
0
ROM_DL
R401
LVA_0P
0 0 4 : H 5 ; 0 0 2 : O 1 8
LVA_CKP
0 0 4 : H 6 ; 0 0 2 : O 1 7
LVA_2P
0 0 4 : H 5 ; 0 0 2 : O 1 7
100
R400
100
R403
10K
R406
LVA_1M
0 0 4 : H 5 ; 0 0 2 : O 1 8
LVA_1P
0 0 4 : H 5 ; 0 0 2 : O 1 8
LVA_CKM
0 0 4 : H 6 ; 0 0 2 : O 1 7
LVA_2M
0 0 4 : H 5 ; 0 0 2 : O 1 8
+5V_ST
10pF
C407
KEY2
001:V14
IR
001:X10
KEY1
001:V13
LED_RED
+3.3V_VDDP_ST
LVA_4P
0 0 4 : H 6 ; 0 0 2 : O 1 6
LVA_4M
0 0 4 : H 6 ; 0 0 2 : O 1 6
SDA_SUB/AMP
0 1 0 : D 9 ; 0 0 1 : Y 1 5
SCL_SUB/AMP
0 1 0 : D 9 ; 0 0 1 : Y 1 4
LED_GRE
0 0 1 : I 1 6 ; 0 0 1 : V 1 5
PC_SER_CLK
007:AB3
LVB_0M
LVB_4M
LVB_4P
LVB_0P
LVB_3M
LVB_1P
LVB_2M
LVB_2P
LVB_CKM
LVB_1M
LVB_3P
LVB_CKP
LVA_2P
0 0 4 : H 1 4 ; 0 0 2 : O 1 7
LVA_1P
0 0 4 : H 1 5 ; 0 0 2 : O 1 8
LVA_1M
0 0 4 : H 1 5 ; 0 0 2 : O 1 8
LVA_0P
0 0 4 : H 1 6 ; 0 0 2 : O 1 8
LVA_0M
0 0 4 : H 1 6 ; 0 0 2 : O 1 8
LVA_2M
0 0 4 : H 1 5 ; 0 0 2 : O 1 8
LVA_4P
0 0 4 : H 1 3 ; 0 0 2 : O 1 6
LVA_CKM
0 0 4 : H 1 4 ; 0 0 2 : O 1 7
LVA_CKP
0 0 4 : H 1 4 ; 0 0 2 : O 1 7
LVA_3P
0 0 4 : H 1 3 ; 0 0 2 : O 1 7
LVA_4M
0 0 4 : H 1 3 ; 0 0 2 : O 1 6
LVA_3M
0 0 4 : H 1 3 ; 0 0 2 : O 1 7
DISP_EN
0 0 4 : J 1 1 ; 0 0 1 : E 9
ROM_TX
001:V12
100
R414
100
R415
ROM_RX001:O19
33pF
OPT
C408
33pF
OPT
C410
SCL_GREENEYE
001:AA7
SDA_GREENEYE
001:AA7
0
R418
KEY_ON
0 1 1 : I 1 5
0 . 1 u F
50V
C414
USB_OCD
001:G4
+5V_MULTI
180
R426
0
R425
USB_CTL
001:G4
+5V_USB_N
+5V_MULTI
0
R421
0
R423
0
R422
100
R427
ROM_TXRX_SWAP
100
R428
ROM_TXRX_SWAP
4 . 7 u F
16V
C403
4 . 7 u F
16V
C411
10K
R407
BG2012B121F
L406
BG2012B121F
L403
12507WS-15L 
P402
1
IR
2
GND
3
KEY1
4
KEY2
5
KEY_ON
6
GND
7
SCL_EYE
8
SDA_EYE
9
GND
10
5V_ST
11
5V_Multi
12
GND
13
LED_RED
14
LED_GRE
16
GND
15
PWM
10K
R420
33
R429
OPT
33
R431
OPT
SCL_TRACE_GRRENEYE
0 0 4 : T 7
SDA_TRACE_GRRENEYE 0 0 4 : T 7
33
R417
OPT
33
R416
OPT
GREENEYE_CTRL 0 0 1 : E 4
0
R432
OPT
SDA_TRACE_GRRENEYE
004:AA16
SCL_TRACE_GRRENEYE
004:AA16
PCA9517DGKR
IC402
OPT
3
SDAA
2
SCLA
4
GND
1
VCCA
5
EN
6
SDAB
7
SCLB
8
VCCB
0 . 1 u F
50V
C415
OPT
+3.3V_CI
10K
R435
OPT
10K
R437
OPT
33
R433
FULL SPEC
33
R430
FULL SPEC
MIC2019YM6
IC400
3
ENABLE
2
GND
4
FAULT
1
VIN
6
VOUT
5
ILIMIT
10pF
FOR KEY_C
C406
10pF
FOR KEY_C
C405
SMAW200-26C
P400
FOR HD
1
NC
2
NC
3
ROM_TX
4
ROM_RX
5
GND
6
GND
7
GND
8
GND
9
SCL_SUB
10
SDA_SUB
11
0M
12
OP
13
1M
14
1P
15
2M
16
2P
17
CKM
18
CMP
19
3M
20
3P
21
4M
22
4P
23
PC_SER_CLK
24
PC_SER_DATA
25
DISP_EN
26
NC
0
OPT
R411
2K
R404
FOR HD
22
R405FOR HD
22
FULL-HD
R413
TF05-51S
P403
FULL-HD
1
NC
2
NC
3
ROM_TX
4
ROM_RX
5
NC
6
GND
7
GND
8
GND
9
NC
10
NC
11
4+
12
4 -
13
3+
14
3 -
15
GND
16
CK+
17
CK-
18
GND
19
2+
20
2 -
21
1+
22
1 -
23
0+
24
0 -
25
NC
26
NC
27
D4+
28
D4-
29
D3+
30
D3-
31
GND
32
0CK+
33
0CK-
34
GND
35
D2+
36
D2-
37
D1+
38
D1-
39
D0+
40
D0-
41
GND
42
NC
43
NC
44
NC
45
NC
46
SDA
47
DISP_EN
48
SCL
49
PC_SER_DATA
50
PC_SER_CLK
51
GND
52
GND
1000pF
FOR EMI
C401
1000pF
FOR EMI
C402
1000pF
C404
FOR EMI
1000pF
FOR EMI
C413
1K
FULL-HD
R412
MBW2012-301F
L407
4     1 1
Module&Ctl
IR/CONTROL_REVERSE
Module 
PANNEL WAFER
EAX57566204
Will be changed for NEW MODEL
KEY ON(NEW POWER B/D
USB 5V CONTROL
Will be changed for NEW MODEL & WAFER IS LOCKING TYPE
2008.09.23 ROM D/L SPEC FIX
TX LVDS NO3/RX LVDS NO4
      2 0 0 9 . 0 4 . 1 5
G r e e n E Y E   I I C   R e p e a t e r  
Page of 53
Display

Click on the first or last page to see other 60PS4000-ZA (CHASSIS:PD92A) service manuals if exist.