DOWNLOAD Harman Kardon AVR 85 (serv.man3) Service Manual ↓ Size: 4.6 MB | Pages: 56 in PDF or view online for FREE

Model
AVR 85 (serv.man3)
Pages
56
Size
4.6 MB
Type
PDF
Document
Service Manual
Brand
Device
Audio
File
avr-85-sm3.pdf
Date

Harman Kardon AVR 85 (serv.man3) Service Manual ▷ View online

6 1
Harman Kardon
Dolby Digital Audio/Video Receiver
AVR75/85
INTEGRATED CIRCUIT DIAGRAMS 1
QX60: LC74760
LSI
LC74760
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
HSYNCOUT
VSYNCOUT
SIN
SCLK
SECAM
CVOUT
CVIN
CVCR
SYNCIN
SEPC
PDOUT
AMPIN
AMPOUT
FC
VCOIN
VCOOUT
SYNCDET
CS
525/625
NTSC/P
AL
3.58/4.43
RST
XT
AL
IN1
V
SS
XT
AL
OUT1
XT
AL
IN2
XT
AL
OUT2
V
SS
V
DD1
V
DD2
8-bit
Latch
and
Command
Decoder
Composite
Synchro-
nization
Signal
Control
Horizontal
Character
Size
Register
Vertical
Character
Size
Register
Horizontal
Display
Position
Register
Horizontal
Size
Counter
Vertical
Size
Counter
Horizontal
Dot
Counter
Vertical
Display
Position
Register
Vertical
Dot
Counter
Flashing/
Reversal
Control
Register
Display
Control
Register
RAM
Write
Address
Counter
Flashing/
Reversal
Control
Circuit
Decoder
Display
RAM
Horizontal
Display
Position
Detection
Vertical
Display
Position
Detection
Character
Control
Counter
Line
Control
Counter
Decoder
Front
ROM
Shift
Register
Character Output Control
Background Control
Video Output Control
Synchronization
Signal Generator
Timing Generator
Composite
Synchro-
nization
Signal
Separator
Control
Sync
Separator
AFC
Circuit
Sync
Detector
Serial
Parallel
Converter
SIN
SCLK
SECAM
CS
525/625
NTSC/PAL
3.58/4.43
RST
HSYNCOUT VSYNCOUT
XTAL
IN1
V
SS
XTAL
OUT1
XTAL
OUT2
XTAL
IN2
CVOUT
CVIN
CVCR
SYNCIN
SEPC
AMPIN
AMPOUT
FC
VCOIN
VCOOUT
SYNCDET
V
DD1
V
DD2
QR01: LC8904Q
DIGITAL AUDIO I/F
DA
TA
DEMODULA
TION
m
-COM
INTERF
ACE
C
BIT
DETECT
CD
SUB
CORD
DETECT
ERROR
LOCK
DETECT
MUTE
OUT
MUL
TI-
PLXER
TIMING
GENERA
TO
R
TEST
XT
AL
OSC
PLL
CIRCUIT
38
39
37
2
33
32
20
22
21
23
30
35
36
34
29
28
9
10
43
25
19
14
12
13
16
6
24
31
48
27
26
4
3
18
17
15
11
7
8
1
47
46
45
44
5
40
41
42
CL/SCLK
CE/XLA
T
DI/SWDT
CCB/SUB
DIN1
DIN2
DIN3
DIN4
DOUT/V
CLK
CLKMD
XMODE
R
VIN
VCO
RC1 RC2
XIN1
XOUT
DGND
DGND
DGND
DGND
AGND
NC
DVDD
AVDD
DVDD
DVDD
DVDD
SRDT
DO
LD/DOSY
EMPHA
SUB1
SUB2
SBSY
SFSY
PW
SBCK
ERROR
DA
TAOUT
LRCK
BCLK
CLKOUT
2
CLKOUT
1
TEST
TEST
6 2
Harman Kardon
Dolby Digital Audio/Video Receiver
AVR75/85
CPO
VIN
VREF
XO
XI
KARAOKE
AC3DATA
MUTE
Q601: YSS243 AC-3 DECODER
SDI (Serial Data Input) Interface
Input Buffer
24bit DSP
CRC
PLL
External
RAM
Interface
SDO (Serial Data Output) Interface
Control
Registers
Microprocessor
Interface
Operating
Clock
(20MHz)
AC-3
PCM
Control Signals
Control Signals
WCK
BCK
SDI0
SDI1
SWIWCK
SDIBCK
IPORT0-7
/CS
SCK
SI
SO
OPORT0-7
SDOWCK
SDOBCK
/SDOBCK
CRC
/RAMCE
/RAMOE
/RAMWE
/RAMA0-14
/RAMD0-7
SDO0
SDO1
SDO2
SDO3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
128 127 126 125 124 123 122 121 120 11
9
11
8
11
7
11
6
11
5
11
4
11
3
11
2
111 11
0
109 108 107 106 105 104 103 102 101 100 99 98 97
TESTI11
TESTI12
TESTI13
TESTI14
TESTI15
TESTI16
TESTI17
TESTI18
TESTI19
DVDD
AVDD
VIN
VREF
AVSS
DVSS
XO
XI
CPO
TESTBRK
TESTR1
TESTR2
DVDD
DVDD
TESTI20
TESTI21
TESTI22
TESTI23
TESTI24
TESTI25
TESTI26
TESTI27
TESTI28
TESTI29 TESTI30 /RAMA
WE
RAMA13 RAMA8 RAMA9 RAMA1
1
/RAMOE RAMA10 /RAMCE RAMD7 RAMD6 RAMD5 RAMD4 RAMD3
DVSS DVSS RAMD2 RAMD1 RAMD0 RAMA0 RAMA1 RAMA2 RAMA3 RAMA4 RAMA5 RAMA6 RAMA7
RAMA12 RAMA14 IPOR
T0
IPOR
T1
TESTI10 TESTI9 TESTI8 TESTI7 TESTI6 TESTI5 TESTI4 TESTI3 TESTI2 TESTI1 TESTI0 TEST
O0
TEST
O1
TEST
O2
TEST
O3
TEST
O4
TEST
O5
TEST
O6
TEST
O7
TEST
O8
TEST
O9
TEST
O10
TEST
O1
1
TEST
O12
TEST
O13
TEST
O14
OPOR
T0
OPOR
T1
OPOR
T2
OPOR
T3
OPOR
T4
OPOR
T5
OPORT6
OPORT7
DVSS
DVSS
SDIWCK
SDIBCK
SDI0
SDI1
SCK
SI
SO
/CS
/IC
KARAOKE
MUTE
CRC
AC3DATA
SDOWCK
SDOBCK
/SDOBCK
SDO0
SDO1
SDO2
SDO3
DVDD
DVDD
IPORT7
IPORT6
IPORT5
IPORT4
IPORT3
IPORT2
1 TEST11
I
N.C.
2 TEST12
I
N.C.
3 TEST13
I
N.C.
4 TEST14
I
N.C.
5 TEST15
I
N.C.
6 TEST16
I
N.C.
7 TEST17
I
N.C.
8 TEST18
I
N.C.
9 TEST19
I
N.C.
10
DVDD
-
+5VD
11
AVDD
-
+5VD
12
VIN
AI
PLL input
13
VREF
AI
PLL input
14
AVSS
-
GND
15
DVSS
-
GND
16
XO
O
N.C.
17
XI
I
External clock input
18
CPO
AO PLL output
19 TESTBRK
I
N.C.
20 TESTR1
I
N.C.
21 TESTR2
I
N.C.
22
DVDD
-
+5VD
23
DVDD
-
+5VD
24 TEST20
I
N.C.
25 TEST21
I
N.C.
26 TEST22
I
N.C.
27 TEST23
I
N.C.
28 TEST24
I
N.C.
29 TEST25
I
N.C.
30 TEST26
I
N.C.
31 TEST27
I
N.C.
32 TEST28
I
N.C.
33 TEST29
I
N.C.
34 TEST30
I
N.C.
35 /RAMWE
O
SRAM /WE
36 RAMA13
O
SRAM A13
37 RAMA8
O
SRAM A8
38 RAMA9
O
SRAM A9
39 RAMA11
O
SRAM A11
40 /RAMOE
O
SRAM /OE
41 RAMA10
O
SRAM A10
42 /RAMCE
O
SRAM /CE
43 RAMD7
I/O SRAM D7
44 RAMD6
I/O SRAM D6
45 RAMD5
I/O SRAM D5
46 RAMD4
I/O SRAM D4
47 RAMD3
I/O SRAM D3
48
DVSS
-
GND
49
DVSS
-
GND
50 RAMD2
I/O SRAM D2
51 RAMD1
I/O SRAM D1
52 RAMD0
I/O SRAM D0
53 RAMA0
O
SRAM A0
54 RAMA1
O
SRAM A1
55 RAMA2
O
SRAM A2
56 RAMA3
O
SRAM A3
57 RAMA4
O
SRAM A4
58 RAMA5
O
SRAM A5
59 RAMA6
O
SRAM A6
60 RAMA7
O
SRAM A7
61 RAMA12
O
SRAM A12
62 RAMA14
O
SRAM A14
63 IPORT0
I
N.C.
64 IPORT1
I
N.C.
No. Name
I/O
Function
65 IPORT2
I
N.C.
66 IPORT3
I
N.C.
67 IPORT4
I
N.C.
68 IPORT5
I
N.C.
69 IPORT6
I
N.C.
70 IPORT7
I
N.C.
71
DVDD
-
+5VD
72
DVDD
-
+5VD
73
SDO3
O
PCM MIX0, MIX1 output
74
SDO2
O
PCM C, LFE output
75
SDO1
O
PCM LS, RS output
76
SDO0
O
PCM L, R output
77 /SDOBCK O
N.C.
78 SDOBCK
I
SDO bit clock input
79 SDOWCK
I
SDO work clock input
80 AC3DATA O
N.C.
81
CRC
O
N.C.
82
MUTE
O
Set to 1 if error data is detected when auto muting function triggered
83 KARAOKE O
N.C.
84
/IC
I
Initial clear
85
/CS
I
m-com interface chip select input
86
SO
O
m-com interface data output
87
SI
I
m-com interface data input
88
SCK
I
m-com interface clock input
89
SDI1
I
N.C.
90
SDI0
I
AC-3 bit stream (or PCM) data input
91 SDIBCK
I
SDI bit clock input
92 SDIWCK
I
SDI work clock input
93
DVSS
-
GND
94
DVSS
-
GND
95 OPORT7
O
N.C.
96 OPORT6
O
N.C.
97 OPORT5
O
N.C.
98 OPORT4
O
N.C.
99 OPORT3
O
N.C.
100 OPORT2
O
N.C.
101 OPORT1
O
N.C.
102 OPORT0
O
N.C.
103 TESTO14
O
N.C.
104 TESTO13
O
N.C.
105 TESTO12
O
N.C.
106 TESTO11
O
N.C.
107 TESTO10
O
N.C.
108 TESTO9
O
N.C.
109 TESTO8
O
N.C.
110 TESTO7
O
N.C.
111 TESTO6
O
N.C.
112 TESTO5
O
N.C.
113 TESTO4
O
N.C.
114 TESTO3
O
N.C.
115 TESTO2
O
N.C.
116 TESTO1
O
N.C.
117 TESTO0
O
N.C.
118 TESTI0
I
N.C.
119 TESTI1
I
N.C.
120 TESTI2
I
N.C.
121 TESTI3
I
N.C.
122 TESTI4
I
N.C.
123 TESTI5
I
N.C.
124 TESTI6
I
N.C.
125 TESTI7
I
N.C.
126 TESTI8
I
N.C.
127 TESTI9
I
N.C.
128 TESTI10
I
N.C.
No. Name
I/O
Function
INTEGRATED CIRCUIT DIAGRAMS 2
6 3
Harman Kardon
Dolby Digital Audio/Video Receiver
AVR75/85
INTEGRATED CIRCUIT DIAGRAMS 3
20
21
17
18
19
7
8
12
16
14
13
10
9
24
25
1
2
15
27
28
6
5
4
3
11
23
22
26
16 (4-bit)
CALIBRATED
CURRENT
SOURCES
16 (4-bit)
CALIBRATED
CURRENT
SOURCES
LEFT
OUTPUT
SWITCHES
RIGHT
OUTPUT
SWITCHES
16 (4-bit)
CALIBRATED
CURRENT
SINKS
16 (4-bit)
CALIBRATED
CURRENT
SINKS
REFERENCE
SOURCE
6 x OVERSAMPLING
(SAMPLE-AND-HOLD)
6 x OVERSAMPLING
(SAMPLE-AND-HOLD)
2nd ORDER
NOISE SHAPER
2nd ORDER
NOISE SHAPER
DATA
ENCODER
DATA
ENCODER
SERIAL
DATA
INPUT
TIMING
FIR FILTER STAGE 1
FIR FILTER STAGE 2
LINEAR INTERPOLATOR
FIR FILTER
1fs
2fs
8fs
16fs
R
CONV1
R
CONV2
2 k
W
2 k
W
OP1
OP1
_
+
_
+
TDA1305T
DSMB AYSB DEEM1 DEEM2 MUSB
CLKS1 CLKS2
SYSCLKI
SYSCLKO
n.c.
n.c.
V
DDD
V
SSD
FILTCR
C
EXT2
1 nF
C
EXT1
1 nF
VOR
V
SSD
V
DDA
V
SSA
V
DDO
V
SSO
DATA
WS
BCK
TEST1
TEST2
FILTCL
VOL
V
ref
C
EXT3
1 F
m
1
P76
O
CAL
RESET&CALIBRATE FOR ADC H:RESET&CAL,L:NORMAL
2
P77
O
RSTO
RESET OUT FOR DAI&DEMODURATOR L:RESET,H:NORMAL
3
P00
O
CS
SPI CHIP SELECT FOR YSS243
4
P01
O
CRS
SPI CPU I/F RESET FOR YSS241
5
P02
O
FS0
Fs SET FOR YSS241
6
P03
O
FS1
Fs SET FOR YSS241
7
P04
O
MUTE-S
DAC MUTE CONT. OUT L:MUTE H:NORMAL
8
P05
O
EMP-1
DAC EMP.CONT.1
9
P06
O
EMP-2
DAC EMP.CONT.2
10
P07
O
YRST
RESET OUTPUT FOR YSS241&243L:RESET H:NORMAL
11
P10/INT0
N.C.
12
P11/INT1
N.C.
13
P12/INT2
I
(DEBUG) FIXED+5V
14
P13/DVO
N.C.
15
P14/PPG
N.C.
16
P15/TC2
N.C.
17
P16
N.C.
18
P17
N.C.
19
P20/INT5 I/O
IFREQ
REQUEST SIGNAL FOR MAIN CPU I/F
20
TEST
GND
21
P21/XTIN
N.C.
22
P22/XTO
N.C.
23
RESET
I
RSTI
RESET INPUT FROM MAIN CPU L:RESET
24
XIN
I
XIN
FOR CPU OSC
25
XOUT
O
XOUT
FOR CPU OSC
26
VSS
GND
27
P30
28
P31
N.C.
29
P32
N.C.
30
P33
N.C.
31
P34
N.C.
32
P35
N.C.
33
P36
N.C.
34
P37
N.C.
35
P40
O
CE0
CHIP ENABLE OUT FOR I/F TO DAI(LC8904Q)
36
P41
I/O
IFACK
ACKNOWLEDGE SIGNAL FOR MAIN CPU I/F
37
P42/SCK1 O
CL/SCK
SPI CLOCK OUT TO DAI(LC8904Q)&YSS241,243
38
P43/SI1
I
DO/SO
SPI DATA IN FROM DAI&DSP(YSS243)
39
P44/SO1 O
DI/SI
SPI DATA OUT TO DAI&DSP(YSS241&243)
40
P45/SCK2 O
IFCLK
I/F CLOCK OUT TO MAIN CPU
41
P46/SI2
I
IFDATAI
I/F DATA IN FROM MAIN CPU
42
P47/SO2 O
IFDATAO I/F DATA OUT TO MAIN CPU
43
P50/INT3
I
C1F0
DEMODURATOR ERROR INPUT(FOR DEBUG USE ONLY)
44
P51/INT4
I
ERROR
DAI ERROR INPUT L:Error H:OK
45
P52/PDO
N.C.
46
P53
N.C.
47
P54
N.C.
48
VASS
GND
49
VAREF
GND
50
P60/AIN0 O
DEBO
CHIP ENABLE OUT FOR DEBUG USE ONLY
51
P61/AIN1
N.C.
52
P62/AIN2
I
YMUTE
YSS241 ERROR MUTE INPUT(H:MUTEON,L:MUTEOFF)
53
P63/AIN3
N.C.
54
P64/AIN4
N.C.
55
P65/AIN5
N.C.
56
P66/AIN6
N.C.
57
P67/AIN7
N.C.
58
VDD
+5V
59
P70
O
OSCON
PM4007A OSC CONTROL H:ONL:STOP
60
P71
O
DSEL
DATA SELECT(YSS243or241)H:241L:243
61
P72
O
LFE-ATT
LFEATT.CONT.H0dB L:-10dB,OFF
62
P73
O
A/D
ADC/DAI SELECT H:DAI L:ADC
63
P74
O
RF/OTH
RF/OTHER SELECT H:RF L:THER
64
P75
O
MUTE-1
MUTE CONTROLLED BY SUB CPU H:NORMAL L:MUTE
PORT
No.
PORT
NAME
I/O
FUNCTION
SIGNAL
NAME
NOTES
Q651: SUB CPU (AC-3 DSP)
TMP87CH40F MICROPROCESSOR
QD01, QD31, QD51: TDA1305T
D/A CONVERTER
PINNING
SYMBOL PIN
DESCRIPTION
V
1
analog supply voltage
V
2
analog ground
TEST1
3
test input; pin should be connected
to ground (internal pull-down
resistor)
BCK
4
bit clock input
WS
5
word select input
DATA
6
data input
CLKS1
7
clock selection 1 input
CLKS2
8
clock selection 2 input
V
9
digital ground
V
10 digital supply voltage
TEST2
11
test input; pin should be connected
to ground (internal pull-down
resistor)
SYSCLKI
12 system clock input
n.c.
13 not connected (this pin should be left
open-circuit)
n.c.
14 not connected (this pin should be left
open-circuit)
V
15 digital ground
SYSCLKO
16 system clock output
DEEM1
17 de-emphasis on/off; f
32 kHz,
44 kHz and 48 kHz
DEEM2
18
DDA
SSA
SSD
DDD
SSD
DEEM
de-emphasis on/off; f
32 kHz,
44 kHz and 48 kHz
MUSB
19 mute input (active LOW)
DSMB
20 double-speed mode input
(active LOW)
ATSB
21 12 dB attenuation input
(active LOW)
VOL
22 left channel output
FILTCL
23 capacitor for left channel 1st order
filter function should be connected
between pins 22 and 23
FILTCR
24 capacitor for right channel 1st order
filter function should be connected
between pins 25 and 24
VOR
25 right channel output
V
26 internal reference voltage for output
channels (0.5
)
V
27 operational amplifier ground
V
28 operational amplifier supply voltage
DEEM
ref
DDO
V
DD
SSO
6 4
Harman Kardon
Dolby Digital Audio/Video Receiver
AVR75/85
INTEGRATED CIRCUIT DIAGRAMS 4
No
Name
I/O
Function
1
ADD
I
A/D CONVERTER SOUND DATA INPUT
2
64FS
O
ADC BIT CLOCK OUTPUT
3
LRCK
O
ADC L/R CLOCK OUTPUT
4
256FS
O
ADC MASTER CLOCK OUTPUT
5
VSS
-
GND
6
XI
I
EXTERNAL CLOCK OUTPUT
7
XO
O
N.C.
8
/I2CSEL
I
SELECTS CPU INTERFACE (“H”: SERIAL
3-WIRE TYPE, “L”: 12C BUS TYPE)
9
/IC
I
INITIAL CLEAR INPUT
10
VDD
-
+5VD
11
I2SSDO
O
INVALID
12
I2SSDI
I
DIR2 SOUND DATA INPUT
13
I2SWS
I
DIR2 L/R CLOCK INPUT
14
I2SCL
I
GND
15
TEST1
I
N.C.
16
TEST0
I
N.C.
17
MODE1
I
N.C.
18
MODE0
I
N.C.
19
DAMODE
I
SELECTS AUDIO DATA OUTPUT FORMAT
20
TEST2
I
N.C.
21
TEST3
I
N.C.
22
TEST4
I
N.C.
23
TEST5
I
N.C.
24
TEST6
I
N.C.
25
TEST7
I
N.C.
26
TEST8
I
N.C
27
TEST9
I
N.C.
28
TEST10
I
N.C.
29
TEST11
I
N.C.
30
TEST12
I
N.C.
31
TEST13
I
N.C.
32
TEST14
I
N.C.
No
Name
I/O
Function
33
TEST15
I
N.C.
34
TEST16
I
N.C.
35
DAWC
O
DAC L/R CLOCK OUTPUT
36
DABC
O
DAC BIT CLOCK OUTPUT
37
DAMC
O
DAC MASTER CLOCK
38
VSS
-
GND
39
TEST17
I
N.C.
40
DACS1
O
DAC AUDIO DATA OUTPUT
41
DALR
O
DAC AUDIO DATA OUTPUT
42
DAS2
O
DAC AUDIO DATA OUTPUT
43
VDD
-
+5V
44
TEST18
O
N.C.
45
TEST19
O
N.C.
46
TEST20
I
N.C.
47
TEST21
O
N.C.
48
TEST22
I
N.C.
49
TEST23
I
N.C.
50
TEST24
I
N.C.
51
TEST25
I
N.C.
52
I2CDA
I/OD
CPU/I2C BUS INTERFACE SERIAL DATA INPUT
53
I2CCL
I
CPU/I2C BUS INTERFACE BIT CLOCK INPUT
54
TEST26
O
N.C.
55
/CRS
I
SERIAL 3-WIRE TYPE (/I2CSEL= “H”) :CPU INTERFACE RESET INPUT
56
MUTE
O
SYSTEM MUTE DETECTION
57
OVFL
O
N.C.
58
OVFR
O
N.C.
59
TEST27
O
N.C.
60
TEST28
O
N.C.
61
ADSEL
I
AUDIO DATA INPUT SWITCH (“H” :ADD INPUT, “L” :I2SSDI INPUT)
62
FS1
I
SAMPLING FREQUENCY SWITCHER (VALID ONLY WHEN ADSEL = “L”)
63
FS0
I
SAMPLING FREQUENCY SWITCHER (VALID ONLY WHEN ADSEL = “L”)
64
/EMP
I
DE-EMPHASIS PROCESSING (“L” :ON)
ADD
64FS
LRCK
256FS
VSS
XI
XO
/I2CSEL
/IC
VDD
I2SSDO
I2SSDI
I2SWS
I2SCL
TEST1
TEST0
MODE1
MODE0
DAMODE
TEST2 TEST3 TEST4 TEST5 TEST6 TEST7 TEST8 TEST9 TEST10 TEST1
1
TEST12 TEST13 TEST14
TEST25
TEST24
TEST23
TEST22
TEST21
TEST20
TEST19
TEST18
VDD
DAS2
DALR
DACS1
TEST17
VSS
DAMC
DABC
DAWC
TEST16
TEST15
/EMP FS0 FS1 ADSEL TEST28 TEST27 OVFR OVFL MUTE /CRS TEST26 I2CCL I2CDA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20 21 22 23 24 25 26 27 28 29 30 31 32
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
64 63 62 61 60 59 58 57 56 55 54 53 52
Q602: YSS241 PRO LOGIC DECODER
/CRS
I2CCL
I2CDA
/I2CSEL
MODE1,0
I2SWS
I2SCL
I2SSDI
I2SSDO
LRCK
64FS
ADD
ADSEL
FS1,0
/EMP
DALR
DACS1
DACS2
DAWC
DABC
/IC
DAMODE
MUTE OVFL OVFR
XI
XO
256FS DAMC
I2C
Interface
Microprocessor
Interface
Delay RAM
MSP3410
Interface
DIR2
ADC
Interface
Main
DSP
Sub
DSP
DAC
Interface
Timing
Generator
>
>
>
>
>
>
QK01: AK5340 A/D CONVERTER
VREF
VREFIN
AINL
AINL
AINR
AINR
26
3
1
2
TST1
8
TST2
11
Voltage
Reference
TST3
21
TST4
22
CLK
20
SCLK
15
L/R
14
FSYNC
17
Serial Output
Interface
16
SDATA
12
CMODE
13
SMODE
19
DGND
18
VDP
VDB
PD
10
24
Calibration
SRAM
Controller
SEL18
9
Decimation
Filter
Decimation
Filter
LP Filter
LP Filter
DAC
DAC
VA
AGND
4
5
Page of 56
Display

Click on the first or last page to see other AVR 85 (serv.man3) service manuals if exist.